首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   84篇
  免费   10篇
  国内免费   6篇
综合类   2篇
无线电   62篇
一般工业技术   4篇
自动化技术   32篇
  2016年   1篇
  2014年   1篇
  2013年   3篇
  2012年   6篇
  2011年   3篇
  2010年   3篇
  2009年   3篇
  2008年   1篇
  2007年   10篇
  2006年   10篇
  2005年   8篇
  2004年   14篇
  2003年   5篇
  2002年   8篇
  2001年   8篇
  2000年   6篇
  1999年   3篇
  1998年   1篇
  1997年   1篇
  1992年   1篇
  1987年   2篇
  1986年   2篇
排序方式: 共有100条查询结果,搜索用时 15 毫秒
71.
SDH自愈环生存性定量分析   总被引:7,自引:0,他引:7  
皇甫伟  容鹏  曾烈光 《电子学报》2001,29(11):1558-1560
本文首先提出了网络生存性指标的概念,并对基于SDH自愈环拓扑结构的网络在灾害条件下的网络生存性进行了定量研究.文中分析了不同的业务分布条件对网络生存性指标的影响,以及灾害强度和网络生存性的关系.  相似文献   
72.
为满足3.5 GHz单载波超宽带无线接收机的射频需求,设计了一种工作在3~4 GHz的超宽带低噪声放大器。电路采用差分输入的CMOS共栅级结构,利用MOS管跨导实现宽带输入匹配,利用电容交叉耦合结构和噪声消除技术降低噪声系数,同时提高电压增益。分析了该电路的设计原理和噪声系数,并在基于SMIC 0.18μm CMOS射频工艺进行了设计仿真。仿真结果表明:在3~4GHz频段内,S11和S22均小于-10 dB,S21大于14dB,带内起伏小于0.5dB,噪声系数小于3dB;1.8V电源电压下,静态功耗7.8mW。满足超宽带无线接收机技术指标。  相似文献   
73.
弹性分组环(RPR)公平性策略的研究   总被引:2,自引:0,他引:2  
在综合参考各种弹性分组环(RPR)公平性策略提案的基础上,提出了一种基于拥塞检测的RPR带宽分配公平性策略并提出了实现的方案,该分配策略可以动态地回收环路上低业务负载站点的闲置带宽。为高业务负载站点公平地提供尽可能多的使用带宽,从而可以实现最大化的环路带宽利用率。  相似文献   
74.
一种减小正码速调整等候抖动的新方法   总被引:5,自引:4,他引:1  
本文提出一种能够明显减小正码速调整等候抖动的新方法——分离塞入比法。采用此方法的超大规模专用集成电路已在日本制成。本文简介这种方法提出的背景、原理、实验结果及应用特点。  相似文献   
75.
弹性分组环带宽管理机制的研究   总被引:1,自引:0,他引:1  
本文在综合参考各种RPR(弹性分组环)网络带宽管理标准提案的基础上,研究了RPR网络的带宽管理机制并提出了实现方案,该方案通过链路带宽分配和介质访问速率控制可以实现最大化的环路利用率并可以有效地防止队头阻塞。  相似文献   
76.
发展同步数字序列(SDH)技术必须依赖专用集成电路。介绍了清华大学自主研制和开发的SDH指针下泄专用集成电路MXTULPx8-5的特性。这一芯片能够通过处理低阶支路(TU3、TU12、TU11)的指针,来补偿输入和输出高阶AU4管理单元同步净荷封装帧速率间的伪同步关系,从而对齐这些支路,为SDH支路单元交叉连接芯片的工作提供方便。还介绍了芯片设计时所使用的电路时分复用技术,分析了支路弹性存储器的容量,给出了应用MXTULPx8-5芯片的一个实例。  相似文献   
77.
78.
SDRAM接口的VHDL设计   总被引:10,自引:0,他引:10  
SDRAM以其高速和大容量的优点获得了极大的应用,但是其接口与目前广泛应用的微处理器系统不兼容,介绍了用 VHDL语言实现的 SDRAM与 RAM之间的接口控制电路,从而将SDRAM应用到微处理器系统中。  相似文献   
79.
针对RPR综合业务接入平台,提出并实现了一种基于FPGA的POS接口单元设计方案,主要完成了平台中IXP1200网络处理器IX接口的转换,对外提供两路POS-PHY Level 2接口.仿真和综合结果表明,该设计灵活有效,占用资源面积小,支持的工作频率高,良好地满足了高速接入的要求.  相似文献   
80.
异步FIFO的VHDL设计   总被引:9,自引:0,他引:9  
给出了一种利用格雷码对地址编码的异步FIFO的实现方法,并给出了VHDL程序,以解决异步读写时钟引起的问题。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号