全文获取类型
收费全文 | 5005篇 |
免费 | 138篇 |
国内免费 | 152篇 |
专业分类
电工技术 | 261篇 |
综合类 | 207篇 |
化学工业 | 605篇 |
金属工艺 | 273篇 |
机械仪表 | 205篇 |
建筑科学 | 382篇 |
矿业工程 | 117篇 |
能源动力 | 227篇 |
轻工业 | 478篇 |
水利工程 | 114篇 |
石油天然气 | 128篇 |
武器工业 | 41篇 |
无线电 | 651篇 |
一般工业技术 | 237篇 |
冶金工业 | 157篇 |
原子能技术 | 65篇 |
自动化技术 | 1147篇 |
出版年
2024年 | 24篇 |
2023年 | 60篇 |
2022年 | 88篇 |
2021年 | 82篇 |
2020年 | 69篇 |
2019年 | 86篇 |
2018年 | 80篇 |
2017年 | 27篇 |
2016年 | 35篇 |
2015年 | 62篇 |
2014年 | 116篇 |
2013年 | 124篇 |
2012年 | 174篇 |
2011年 | 179篇 |
2010年 | 209篇 |
2009年 | 179篇 |
2008年 | 226篇 |
2007年 | 187篇 |
2006年 | 201篇 |
2005年 | 266篇 |
2004年 | 225篇 |
2003年 | 231篇 |
2002年 | 150篇 |
2001年 | 169篇 |
2000年 | 175篇 |
1999年 | 147篇 |
1998年 | 144篇 |
1997年 | 149篇 |
1996年 | 145篇 |
1995年 | 116篇 |
1994年 | 101篇 |
1993年 | 86篇 |
1992年 | 116篇 |
1991年 | 115篇 |
1990年 | 129篇 |
1989年 | 106篇 |
1988年 | 52篇 |
1987年 | 45篇 |
1986年 | 36篇 |
1985年 | 34篇 |
1984年 | 52篇 |
1983年 | 26篇 |
1982年 | 43篇 |
1981年 | 45篇 |
1980年 | 36篇 |
1979年 | 24篇 |
1978年 | 15篇 |
1977年 | 12篇 |
1976年 | 12篇 |
1958年 | 15篇 |
排序方式: 共有5295条查询结果,搜索用时 0 毫秒
71.
72.
73.
74.
本文研究水库群系统经济管理模型,提出了一种多级递阶模型;针对该模型提出了一种三级递阶结构的分解一协调迭代算法.通过某水库群群众系统优化调度的实例计算表明该经济管理模型有较好的适用性,所提出的三级梯阶分解一协调迭代算法是有效的. 相似文献
75.
76.
基于旋转、平移和尺度不变的平稳小波图像去噪 总被引:1,自引:1,他引:1
针对传统的离散正交小波变换对信号的起始位置比较敏感的特点,提出了具有旋转、平移和尺度不变的平稳小波变换,将图像变换到极坐标,采用方向能量函数确定图像主轴方位,并将图像主轴旋转到水平方向得到方向归一化的图像。然后通过对图像的重整和小波基的位移、伸缩、旋转,来消除位移和尺度的影响。采用基于Bayesian自适应阈值估计的方法,通过最小化Bayesian风险函数获得具有最大信噪比的图像近似最优消噪阈值,提出一种利用输入数据直接得到渐近最优阈值的图像去噪方法。实验结果表明,所提出的方法能够在去除噪声的同时很好地保留图像的边缘,是一种有效的图像去噪方法。 相似文献
77.
随着高速数据采集系统的快速发展及其复杂性提高,其关键部分高速ADC(Analog to Digital Converter,模/数转换器)对时钟质量的要求也越来越高,为此提出了一种基于内部集成2.5 GHz VCO(压控振荡器)的低相位噪声锁相环时钟芯片AD9520[1]的高质量时钟电路设计,介绍了在5 Gs/s高速数据采集系统中AD9520的具体设计应用,包括其控制寄存器的参数配置以及初始化顺序等,给出了该高速数据采集系统的原理框图,并采用Xilinx公司ISE软件中的在线逻辑分析仪(ChipScope Pro)测试了时钟性能,实测表明整体指标达到设计要求。 相似文献
78.
79.
To achieve a characterization method for the gate delay library used in block based statistical static timing analysis with neither unacceptably poor accuracy nor forbiddingly high cost,we found that general-purpose gate delay models are useful as intermediaries between the circuit simulation data and the gate delay models in required forms.In this work,two gate delay models for process variation considering different driving and loading conditions are proposed.From the testing results,these two models,especially the one that combines effective dimension reduction(EDR) from statistics society with comprehensive gate delay models,offer good accuracy with low characterization cost,and they are thus competent for use in statistical timing analysis(SSTA).In addition, these two models have their own value in other SSTA techniques. 相似文献
80.