首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   30篇
  免费   0篇
  国内免费   1篇
矿业工程   1篇
轻工业   2篇
无线电   17篇
一般工业技术   3篇
自动化技术   8篇
  2011年   3篇
  2009年   5篇
  2008年   2篇
  2007年   9篇
  2006年   9篇
  2005年   1篇
  1991年   2篇
排序方式: 共有31条查询结果,搜索用时 15 毫秒
21.
文章介绍了SDMADC的单一环路和MASH两种结构的优缺点.通过对过采样理论和噪声整形原理的分析,来满足设计的要求推导出六阶MASH算法.为了降低过采样率,同时提高调制器的动态范围和信噪比,可以采用增加积分器的个数,考虑合理的级数,采用三级MASH(2-2-2)结构,采用单比特量化,通过增加调制器的阶数,来满足设计的要求.采用MATLAB进行了仿真,提供一种Sigma-DeltaADC在算法设计中的解决方案.  相似文献   
22.
文章提出了一种基于传统带隙基准电压源,具有良好热稳定性的三端可调分流电压片外基准源,利用内部2.5V的基准电压,使用分压电阻对输出形成深度负反馈,使输出电压可以稳定在2.5V~30V宽范围内调节。用4μm 45V Bipolar工艺,利用Cadence Spectre工具来仿真,在宽范围负载电流条件下,输出电压连续可调,并且具有很好的温度特性。  相似文献   
23.
介绍了一种适用于AC/DC和DC/DC变换的峰值电流型脉宽调制器设计,并且用Cadence Spectre仿真工具进行了仿真分析。模拟结果表明该控制器通过采用改进的欠压锁定电路和基准电流源,使控制器在实现欠压保护功能的同时具有较低的启动电流,降低了待机功耗。  相似文献   
24.
文章介绍了SDMADC的单一环路和MASH两种结构的优缺点。通过对过采样理论和噪声整形原理的分析,来满足设计的要求推导出六阶MASH算法。为了降低过采样率,同时提高调制器的动态范围和信噪比,可以采用增加积分器的个数,考虑合理的级数,采用三级MASH(2-2-2)结构,采用单比特量化,通过增加调制器的阶数,来满足设计的要求。采用MATLAB进行了仿真,提供一种Sigma-Delta ADC在算法设计中的解决方案。  相似文献   
25.
"钻孔双端封堵测漏"是一种通过专用设备在煤层顶板钻孔中进行加压注水,根据钻孔壁岩体破坏前后注水漏失量的变化来确定导水裂隙带高度的实用裂高测试技术。通过刘庄煤矿121101工作面覆岩破坏裂高原位测试应用表明,该技术具有原理简单、成果直观等特点。  相似文献   
26.
建筑施工企业顾客满意度模型实证分析   总被引:5,自引:0,他引:5  
根据建筑施工项目的特征提出一个简化的建筑施工企业顾客满意度理论模型.在收集建筑施工企业顾客样本数据的基础上,利用结构方程模型软件对理论模型作了检验.研究结果表明:顾客感知质量对顾客满意度、顾客感知价值对顾客忠诚度、顾客满意度对顾客抱怨具有显著性的影响;顾客期望对顾客抱怨、顾客满意度对顾客忠诚度有正面影响;顾客抱怨对顾客忠诚度有负面影响.研究结论具有较高的精度,模型对该建筑施工企业顾客满意度有较好的解释力.  相似文献   
27.
介绍了一种结构新颖的升降压式的开关电容电荷泵。着重研究如何缩短该电荷泵的上升时间,使其达到快速启动,通过改变时钟频率并设计升压电路来实现,以满足日益增多的3G手机、PDA、 MP3等便携式设备和高速数据读写场合的要求。在Cadence上采用上海贝岭3微米的DBiCOMS工艺模型进行仿真,结果表明使上升时间缩短33.3%仅需使电路版图面积增加约2.7%。同时针对如何使泵压有稳定输出进行了讨论。  相似文献   
28.
文章介绍了一种利用Bipolar管的电流增益随温度呈指数型变化的规律,对带隙基准进行温度补偿的指数型温度补偿技术。该电路具有温度补偿精度高、电路结构简单且能输出高电位电压基准等优点。采用0.8μm BiCMOS的工艺模型,在电源电压为12V的情况下模拟分析,该电路在-45℃ -+85℃的温度范围内具有较好的温度漂移抑制。  相似文献   
29.
荞麦挂面     
吉林省乾安县食品工业协会水字井试验厂,生产“乾水牌”荞麦挂面,己投放市场。这种挂面是以精粉和荞麦面为原料混合而成的,其中荞麦面比例为40%。  相似文献   
30.
一种用于高速流水线ADC的时钟管理器   总被引:1,自引:0,他引:1  
文章设计了一种用于高速流水线ADC的时钟管理器,该电路以延迟锁相环(DLL)电路为核心,由偏置电路、时钟输入电路、50%占空比稳定电路和无交叠时钟电路构成。该电路用0.35μmBiCMOS工艺条件下cadence spectre仿真。由测量结果可知,时钟管理器可以实现70MHz~300MHz有效输出。在250MHz典型频率下测得峰值抖动为16ps,占空比为50%,功耗为47mW。仿真结果表明该时钟管理器具有高速度、高精度、低功耗的特点,适用于高速流水线ADC。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号