首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   583篇
  免费   57篇
  国内免费   19篇
电工技术   27篇
综合类   42篇
化学工业   60篇
金属工艺   1篇
机械仪表   18篇
建筑科学   2篇
能源动力   2篇
轻工业   31篇
石油天然气   2篇
武器工业   9篇
无线电   272篇
一般工业技术   6篇
原子能技术   1篇
自动化技术   186篇
  2024年   2篇
  2023年   1篇
  2022年   11篇
  2021年   15篇
  2020年   12篇
  2019年   3篇
  2018年   3篇
  2017年   10篇
  2016年   15篇
  2015年   20篇
  2014年   31篇
  2013年   26篇
  2012年   45篇
  2011年   54篇
  2010年   52篇
  2009年   48篇
  2008年   48篇
  2007年   52篇
  2006年   51篇
  2005年   58篇
  2004年   21篇
  2003年   22篇
  2002年   25篇
  2001年   17篇
  2000年   5篇
  1999年   5篇
  1998年   2篇
  1995年   3篇
  1994年   1篇
  1984年   1篇
排序方式: 共有659条查询结果,搜索用时 0 毫秒
1.
基于VHDL的CCD驱动时序设计   总被引:4,自引:0,他引:4  
常丹华  于洋 《今日电子》2003,(10):27-29
本文介绍了使用一种标准的硬件描述语言VHDL编写CCD驱动电路的新方法,给出了时序仿真波形,并验证了其可行性。  相似文献   
2.
景为平 《电子器件》2002,25(4):392-396
雷达系统中天线控制电路完成上位机的初始化和扫描角度控制,要求具有高可靠性和低静态电流,用专用集成电路进行设计具有明显优势.采用Verilog HDL语言描述了系统的逻辑功能,超前进位结构的加/减法器提高了电路的工作速度.利用0.6 μm CMOS工艺完成了天线控制电路的物理实现,芯片面积为1.695 mm×1.631 mm.  相似文献   
3.
We describe a compositional framework, together with its supporting toolset, for hardware/software co-design. Our framework is an integration of a formal approach within a traditional design flow. The formal approach is based on Interval Temporal Logic and its executable subset, Tempura. Refinement is the key element in our framework because it will derivefrom a single formal specification of the system the software and hardware parts of the implementation, while preserving all properties of the system specification. During refinement simulation is used to choose the appropriate refinement rules, which are applied automatically in the HOL system. The framework is illustrated with two case studies. The work presented is part of a UK collaborative research project between the Software Technology Research Laboratory at the De Montfort University and the Oxford University Computing Laboratory.  相似文献   
4.
该文采用DDS架构设计了可控正弦信号的产生方法。首先分析了数字可控正弦信号的基本原理;其次,采用Verilog HDL语言进行编程,在FPGA平台上进行了仿真及板级调试;最后,在示波器上得到了正确波形。该成果可用作一般信号处理过程的信号发生器,具有科学、准确、易实现,灵活及便携等优点。  相似文献   
5.
介绍了一种基于FPGA的四相步进电动机控制器的设计方案,给出了其控制原理、相关模块的设计及应用实例。该控制器采用全数字化控制,使用Verilog HDL语言编程,能够实现四相步进电动机的复位、脱机、转速和正反转控制。仿真及应用结果表明,该控制器控制灵活、调速范围大、精度高、运行稳定可靠。  相似文献   
6.
QoS保障机制中的FPGA堆排序实现   总被引:1,自引:1,他引:0       下载免费PDF全文
吴彦宏  陈相宁 《计算机工程》2009,35(12):223-225
针对服务质量(QoS)的实现机制和严格动态优先级排序要求,在交换系统设计中引入一种易于FPGA实现的堆排序算法。采用模块化和状态机相结合的设计方法,给出模块的设计过程,利用XilinxISE8.2i+ModerSim6.2软件对设计程序进行仿真,将程序下载到实验开发板上对系统进行验证,结果表明该设计的资源利用率高、运行速率快,适用于QoS机制的硬件实现。  相似文献   
7.
本文以SMSC公司的USB3500为外部收发器PHY,给出了UTMI的实体结构框图,描述了UTMI的主要信号,提出了模块设计思路并用硬件描述语言Verilog HDL实现了模块的编码及功能仿真.  相似文献   
8.
基于神经网络电机速度控制器的SOPC系统   总被引:1,自引:0,他引:1  
针对机器人伺服控制系统高速度、高精度的要求,介绍一种全数字化的基于神经网络控制的直流电机速度伺服控制系统的设计方案。速度控制器采用BP网络参数辨识自适应控制,并将其在FPGA进行硬件实现;同时用NiosⅡ软核处理器作为上位机,构成一个完整的速度伺服控制器的片上可编程系统(SOPC)。实验结果表明,该控制系统具有较高的控制精度、较好的稳定性和灵活性。  相似文献   
9.
为使视频解码芯片能同时兼容AVS及H.264这2种视频编码标准,设计一种双模可变长解码器。该设计复用码流缓冲移位和指数哥伦布解码模块,采用组合逻辑电路查找码表,对AVS和H.264码表进行优化与重组。在ModelSim环境下完成仿真测试,并通过FPGA芯片进行综合验证。结果表明,该设计能有效支持AVS和H.264 2种标准,减小电路资源消耗和面积,并提高查找表的查找效率。  相似文献   
10.
刘西振  杨静  王威 《计算机工程》2012,38(7):257-259,262
在使用硬件电路进行H.264编码时,为提高帧内预测运算速度,减少硬件电路面积,提出一种基于现场可编程门阵列(FPGA)的H.264帧内预测硬件电路的实现和优化解决方案。利用FPGA的并行处理能力和同模式下帧内预测数据冗余对硬件电路进行优化。使用Verilog语言进行模块设计,仿真平台为Modelsim,在Altera CycloneII EP2C20F484C上的实现,验证了该硬件电路结构的高效性及实用性。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号