全文获取类型
收费全文 | 121693篇 |
免费 | 14988篇 |
国内免费 | 6127篇 |
专业分类
电工技术 | 57193篇 |
技术理论 | 4篇 |
综合类 | 9693篇 |
化学工业 | 4713篇 |
金属工艺 | 2481篇 |
机械仪表 | 6809篇 |
建筑科学 | 5165篇 |
矿业工程 | 2650篇 |
能源动力 | 8950篇 |
轻工业 | 1401篇 |
水利工程 | 3049篇 |
石油天然气 | 1943篇 |
武器工业 | 873篇 |
无线电 | 17533篇 |
一般工业技术 | 4994篇 |
冶金工业 | 2248篇 |
原子能技术 | 2309篇 |
自动化技术 | 10800篇 |
出版年
2024年 | 533篇 |
2023年 | 1495篇 |
2022年 | 2951篇 |
2021年 | 3473篇 |
2020年 | 4017篇 |
2019年 | 3143篇 |
2018年 | 2898篇 |
2017年 | 4138篇 |
2016年 | 4466篇 |
2015年 | 5175篇 |
2014年 | 8941篇 |
2013年 | 7184篇 |
2012年 | 10269篇 |
2011年 | 10851篇 |
2010年 | 7957篇 |
2009年 | 7992篇 |
2008年 | 7681篇 |
2007年 | 8972篇 |
2006年 | 7957篇 |
2005年 | 6413篇 |
2004年 | 5289篇 |
2003年 | 4250篇 |
2002年 | 3261篇 |
2001年 | 2864篇 |
2000年 | 2406篇 |
1999年 | 1783篇 |
1998年 | 1237篇 |
1997年 | 1002篇 |
1996年 | 927篇 |
1995年 | 707篇 |
1994年 | 615篇 |
1993年 | 405篇 |
1992年 | 340篇 |
1991年 | 217篇 |
1990年 | 188篇 |
1989年 | 170篇 |
1988年 | 108篇 |
1987年 | 79篇 |
1986年 | 53篇 |
1985年 | 53篇 |
1984年 | 81篇 |
1983年 | 61篇 |
1982年 | 67篇 |
1981年 | 26篇 |
1980年 | 18篇 |
1979年 | 16篇 |
1978年 | 17篇 |
1977年 | 9篇 |
1976年 | 6篇 |
1959年 | 13篇 |
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
171.
随着系统芯片(SoC)集成更多的功能并采用更先进的工艺,它所面临的高性能与低功耗的矛盾越来越突出.动态电压调整(DVS)技术可以在不影响处理器性能的前提下,通过性能预测软件根据处理器的繁忙程度调整处理器的工作电压和工作频率,达到降低芯片功耗的目的.文中讨论了DVS技术降低功耗的可能性,介绍了如何利用两种不同的DVS技术让处理器根据当前的工作负荷运行在不同的性能水平上,以节省不必要的功耗. 相似文献
172.
介绍了一套基于外部设备互连(PCI)总线的高速多路数据传输卡的设计,采用基于PCI内核与PCI用户逻辑相结合的新型设计方案,在顶层通过仿真来验证PCI接口以及用户逻辑设计正确与否.降低了设计的复杂程度,提高了电路的集成度和系统的性能,并根据PCI卡对外部设备驱动能力较弱的特点,在传输卡中加入了长线驱动功能,采用低电压差分信号(LVDS)技术,既降低了系统功耗,又实现长距离的计算机双向通信. 相似文献
173.
功率因数校正技术越来越成为电源行业研究的热点。文中介绍了适用于雷达等设备的250W带功率因数校正整流电源模块的设计,分析了其中升压电感器设计、主开关管保护、控制电路消振、散热设计和表面贴装等关键技术,完成了实验研究,获得了满意的试验结果。 相似文献
174.
175.
空时分集技术的最大优点在于在不增加带宽的情况下可以提高系统的可靠性,是目前移动通信的研究热点.常模算法是一种性能优良的码分多址(CDMA)盲多用户检测技术,能确保判决信号与实际传送信号之间的差错较小,误码率性能良好.文中提出将标准线性受限常模算法(LCCMA)与空时分组码(STBC)相结合,设计出一种收敛快、能够改善系统性能的基于2-空时分组码的多用户接收机. 相似文献
176.
177.
应用功率控制、波束赋形和多用户检测可以有效地消除和减少CDMA系统中的干扰。本文结合波束赋形和多用户检测的特性,提出一种应用波束赋形增益和多用户相关矩阵的解相关算法。基于算法的复杂性,提出一种区分聚集用户进行多用户检测的的算法。由于波束赋形能够消减主瓣波束之外的多用户干扰,对聚集移动台采用解相关检测达到减少运算量和消除多用户干扰的目的。对算法进行了仿真分析,证明了本算法的优越性。 相似文献
178.
一种低功耗Cache设计技术的研究 总被引:2,自引:0,他引:2
低功耗、高性能的cache系统设计是嵌入式DSP芯片设计的关键。本文在多媒体处理DSP芯片MD32的设计实践中,提出一种利用读/写缓冲器作为零级cache,减少对数据、指令cache的读/写次数,由于缓冲器读取功耗远远小于片上cache,从而减小cache相关功耗的方法。通过多种多媒体处理测试程序的验证,该技术可减少对指令cache或者数据cache20%~40%的读取次数,以较小芯片面积的增加换取了较大的功耗降低。 相似文献
179.
180.