首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   28000篇
  免费   3826篇
  国内免费   2837篇
电工技术   1719篇
综合类   3029篇
化学工业   1698篇
金属工艺   1224篇
机械仪表   1136篇
建筑科学   872篇
矿业工程   257篇
能源动力   245篇
轻工业   456篇
水利工程   345篇
石油天然气   360篇
武器工业   279篇
无线电   6748篇
一般工业技术   3451篇
冶金工业   2545篇
原子能技术   138篇
自动化技术   10161篇
  2024年   153篇
  2023年   534篇
  2022年   867篇
  2021年   1038篇
  2020年   1049篇
  2019年   839篇
  2018年   795篇
  2017年   928篇
  2016年   948篇
  2015年   1045篇
  2014年   1552篇
  2013年   1693篇
  2012年   1811篇
  2011年   2185篇
  2010年   1671篇
  2009年   1801篇
  2008年   1909篇
  2007年   2028篇
  2006年   1748篇
  2005年   1663篇
  2004年   1454篇
  2003年   1242篇
  2002年   1062篇
  2001年   898篇
  2000年   689篇
  1999年   494篇
  1998年   376篇
  1997年   366篇
  1996年   285篇
  1995年   300篇
  1994年   222篇
  1993年   157篇
  1992年   144篇
  1991年   100篇
  1990年   115篇
  1989年   99篇
  1988年   87篇
  1987年   30篇
  1986年   35篇
  1985年   38篇
  1984年   28篇
  1983年   19篇
  1982年   22篇
  1981年   17篇
  1980年   13篇
  1979年   8篇
  1978年   8篇
  1977年   16篇
  1976年   11篇
  1975年   8篇
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
51.
岳炳良 《世界电信》1995,8(5):26-27,31
本文根据我国陆海空移动用户的需求与特点,借鉴国外经验,提出了建设UHF频段卫星移动通信系统的建议;对照已建成的C波段卫星固定通信系统,分析了其优缺点;最后深入探讨了应用中的若干技术问题。  相似文献   
52.
In this paper,a sequential algorithm computing the aww vertex pair distance matrix D and the path matrix Pis given.On a PRAM EREW model with p,1≤p≤n^2,processors,a parallel version of the sequential algorithm is shown.This method can also be used to get a parallel algorithm to compute transitive closure array A^* of an undirected graph.The time complexity of the parallel algorithm is O(n^3/p).If D,P and A^* are known,it is shown that the problems to find all connected components,to compute the diameter of an undirected graph,to determine the center of a directed graph and to search for a directed cycle with the minimum(maximum)length in a directed graph can all be solved in O(n^2/p logp)time.  相似文献   
53.
本文对采用区内C/I平衡的多区蜂窝CDMA系统下行链路的性能进行分析,给出两种区内C/I平衡算法并比较它们的性能,考虑呈对数正态分布的阴影和R^-4规律的路径损失的综合影响,采用与传统不同的小区平均中断概率来评价系统的性能。  相似文献   
54.
A mixed mode digital/analog special purpose VLSI hardware implementation of an associative memory with neural architecture is presented. The memory concept is based on a matrix architecture with binary storage elements holding the connection weights. To enhance the processing speed analog circuit techniques are applied to implement the algorithm for the association. To keep the memory density as high as possible two design strategies are considered. First, the number of transistors per storage element is kept to a minimum. In this paper a circuit technique that uses a single 6-transistor cell for weight storage and analog signal processing is proposed. Second, the device precision has been chosen to a moderate level to save area as much as possible. Since device mismatch limits the performance of analog circuits, the impact of device precision on the circuit performance is explicitly discussed. It is shown that the device precision limits the number of rows activated in parallel. Since the input vector as well as the output vector are considered to be sparsely coded it is concluded, that even for large matrices the proposed circuit technique is appropriate and ultra large scale integration with a large number of connection weights is feasible.  相似文献   
55.
In this paper we propose a novel built-in self-test (BIST) design for embedded SRAM cores. Our contribution includes a compact and efficient BIST circuit with diagnosis support and an automatic diagnostic system. The diagnosis module of our BIST circuit can capture the error syndromes as well as fault locations for the purposes of repair and fault/failure analysis. In addition, our design provides programmability for custom March algorithms with lower hardware cost. The combination of the on-line programming mode and diagnostic system dramatically reduces the effort in design debugging and yield enhancement. We have designed and implemented test chips with our BIST design. Experimental results show that the area overhead of the proposed BIST design is only 2.4% for a 128 KB SRAM, and 0.65% for a 2 MB one.  相似文献   
56.
铁电存储场效应晶体管I-V特性的物理机制模拟   总被引:1,自引:0,他引:1  
文章讨论的模型主要描述了铁电存储场效应晶体管(FEMFET)的I-V特性。从理论结果可反映出几何尺寸效应和材料参数对晶体管电特性的影响。传统的阈值电压的概念巳不再适用,由于铁电层反偏偶极子的开关作用,自发极化的增加对存储器的工作状态产生很小的影响。该模型可用于设计和工艺参数的优化,并由直观原型的方法得到了验证。  相似文献   
57.
柔性桩沉降可靠性的简化分析公式   总被引:1,自引:1,他引:0  
马克生  龚晓南 《水利学报》2001,32(2):0063-0069
本文提出了结合分层的剪切位移法、摄动法和随机场理论来计算柔性桩沉降可靠度的简化方法,并用随机有限元和蒙特卡洛模拟法对此简化模型的精度进行了对比分析,分析结果表明该方法计算简便,精度较高。通过算例发现,在土的变形模量为小变异的情况下,其概率模型对桩的沉降可靠度影响不明显,因此其概率模型可近似采用正态分布;在土的变形模量为大变异的情况下,其概率模型对桩的沉降可靠度影响非常明显,在选择概率模型时要慎重。对于土的变形模量服从对数正态分布的情况,采用将其当量正态化后的中心点法即使在参数大变异的情况下也可以获得理想的计算精度。  相似文献   
58.
NiTi形状记忆薄膜的显微结构和力学性能   总被引:3,自引:0,他引:3  
NiTi形状记忆合金薄膜具有形状记忆效应,极有希望用于制造高技术领域微电子机械系统中的微型激发器。NiTi形状记忆合金薄膜在制备和使用过程中需要高品质(衬)底材。本文利用高分辨电子显微学和高分辨分析电子显微学详细研究了硅底材NiTi形状记忆合金薄膜的NiTi/Si和NiTi/SiO2微结构体系,包括薄膜精细结构和界面反应。也研究了其显微结构和力学性能的关系。特别给出了NiTi形状记忆合金薄膜产生疲劳过程的微观过程的起因,通过高达十万个使用热循环前后样品显微结构变化的比较,发现纳米尺度上的TiNi3新相的形成导致疲劳过程的发生。如何抑制TiNi3新相形成的研究正在进行之中,这将为进一步提高NiTi形状记忆合金的使用寿命指出方向。  相似文献   
59.
张强 《世界电信》2002,15(11):21-23
对欧洲的立法者来说,目前最为关注的课题之一便是如何解决数字鸿沟这一困扰欧洲大陆信息与通信技术整体发展水平的矛盾。向人们提供高速因特网接入服务是消除数字鸿沟的有效手段,而无线数字用户线技术以及其成低、通信质量好、覆盖范围大及灵活性等优势成为宽带接入技术中的佼佼者,并获得很多欧洲国家电信运营商的青睐。  相似文献   
60.
液压集成块校核软件的编制和应用   总被引:1,自引:0,他引:1  
本文叙述了液压集成块校核软件的编制思想和方法,并重点介绍了编制过程中所使用的相关技术,同时给出部分源程序。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号