全文获取类型
收费全文 | 21565篇 |
免费 | 1685篇 |
国内免费 | 687篇 |
专业分类
电工技术 | 3122篇 |
综合类 | 1330篇 |
化学工业 | 98篇 |
金属工艺 | 326篇 |
机械仪表 | 1850篇 |
建筑科学 | 56篇 |
矿业工程 | 271篇 |
能源动力 | 67篇 |
轻工业 | 93篇 |
水利工程 | 32篇 |
石油天然气 | 70篇 |
武器工业 | 350篇 |
无线电 | 8362篇 |
一般工业技术 | 414篇 |
冶金工业 | 33篇 |
原子能技术 | 262篇 |
自动化技术 | 7201篇 |
出版年
2024年 | 33篇 |
2023年 | 67篇 |
2022年 | 164篇 |
2021年 | 219篇 |
2020年 | 229篇 |
2019年 | 168篇 |
2018年 | 151篇 |
2017年 | 378篇 |
2016年 | 450篇 |
2015年 | 708篇 |
2014年 | 1140篇 |
2013年 | 964篇 |
2012年 | 1585篇 |
2011年 | 2039篇 |
2010年 | 2011篇 |
2009年 | 2343篇 |
2008年 | 2030篇 |
2007年 | 2160篇 |
2006年 | 2133篇 |
2005年 | 1669篇 |
2004年 | 1110篇 |
2003年 | 866篇 |
2002年 | 556篇 |
2001年 | 299篇 |
2000年 | 170篇 |
1999年 | 109篇 |
1998年 | 57篇 |
1997年 | 47篇 |
1996年 | 31篇 |
1995年 | 25篇 |
1994年 | 12篇 |
1993年 | 7篇 |
1992年 | 4篇 |
1989年 | 1篇 |
1986年 | 1篇 |
1959年 | 1篇 |
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
41.
针对目前普遍使用的电压监测仪在运行中存在的问题,从硬件及电气回路分析不足之处,提出基于TMS320F2801 DSP的改进型电压监测仪。 相似文献
42.
本文采用FPGA技术测量直升机发动机转速,介绍了双通道等精度测频的原理,设计了信号调理电路,并在FPGA上设计了Verilog代码,在实际应用中测量直升机发动机转速表现了良好的系统实时性能。 相似文献
43.
提出了一种以FPGA为核心控制器的高灰度级TFT-LCD显示系统的设计方案。该系统采用幅值-帧速率控制调制-空间混合灰度调制方法,首先将10 bit的R、G、B信号分割成高8 bit数据和低2 bit数据,低2 bit数据经过空间处理后平均分到4个相邻的8 bit数据上,然后把这8 bit数据继续分割成高6 bit数据和低2 bit数据,其中高6 bit数据用于幅值调制,低2 bit数据用于帧速率控制调制,从而实现1 024个灰度等级显示。试验结果表明,该系统具有良好的显示效果和较高的显示灰度等级。 相似文献
44.
在测控系统中,经常需要对各种现场信号进行采集;该模块主要实现对开关量状态信号进行实时监控,记录状态信息,为故障诊断提供依据;在设计中,采用了光耦隔离器件对输入信号进行了隔离和抗干扰处理,使用了FPGA实现了数据实时采集和中断处理,最后经PCI总线与主机进行数据交互;在故障诊断系统中,该信号采集板工作稳定、可靠,能够满足系统的实时性要求。 相似文献
45.
基于1553B和外部FLASH实现星上FPGA配置 总被引:1,自引:0,他引:1
太阳辐射监测仪作为某卫星载荷之一,其控制系统主要由DSP+FPGA组成,文章利用1553B和外部Flash实现了系统上电后自动配置FPGA;首先,利用1553B通讯芯片上传FPGA和DSP代码到外部RAM,并通过DSP烧写程序分别烧写到Flash的合理区域;系统上电后,DSP从Flash 0x0地址运行,初始化后运行FPGA配置程序,实现FPGA的动态配置;避免了FPGA跑飞后需要重新上电和归零,提高了系统的可靠性;省去了FPGA专用配置EPROM芯片,简化结构,降低了系统成本;实践证明,FPGA加载时间约2分钟,可定时加载或命令控制加载,该方法简单实用,适合星上载荷使用。 相似文献
46.
分析了UART核的结构和智能卡的传输协议,提出一种基于UART核的智能卡接口IP核的设计。该设计以成熟的UART核为基础,无需编写异步串口的时序与接口逻辑,仪在串口核中增加收发缓冲器和协议处理等模块,减少了工作量并缩短了开发周期。最后对所设计的IP核进行仿真和实际测试,结果表明该IP核设计正确,运行稳定,适合在多卡系统中应用。 相似文献
47.
为了满足速度、功耗等诸多限制的要求,数字信号处理算法常使用FPGA实现。而实现时由于硬件特点,通常将浮点运算转换成定点运算,但定点转换设计流程复杂、周期长,且存在数据范围和精度之间的矛盾。利用浮点数的优点,本文改进了基于FPGA的定点数的基本运算规则,有效解决了上述矛盾。本文详细论述了实现移位、加/减、乘、除基本运算模块的方法和步骤,最后以FIR数字滤波器为设计实例。仿真结果表明:改进的定点数算法比定点运算误差小、精度高、数据范围宽,能有效地防止溢出。 相似文献
48.
传统的基于微机的车牌识别系统的方案,使得评价识别效果的识别速率和识别成功率两个重要指标相互冲突.为了解决这个问题,很多文章提出了改进算法来调和识别算法的计算量和识别的成功率,但却没有考虑识别系统的成本问题.提出了一个基于DSP CPLD的硬件识别平台,可以大大提高各种识别算法的适应性和降低系统成本. 相似文献
49.
针对TD-LTE系统中同步性错误随机发生的问题,提出了一种通过ARM+DSP+FPGA平台的嵌入式系统实现帧号和原语的同步校正方法。该方法基于TD-LTE射频一致性测试仪表硬件平台,通过该嵌入式系统中ARM、DSP、FPGA间的协调工作,由GPMC模块通过帧号和原语两方面对系统同步性进行校正。在TD-LTE射频一致性测试仪表硬件平台中进行了验证,结果表明,该方法在实现帧号与子帧号同步校正的基础上明显提高了TD-LTE系统通信的稳定性。 相似文献
50.