全文获取类型
收费全文 | 12079篇 |
免费 | 1218篇 |
国内免费 | 438篇 |
专业分类
电工技术 | 1187篇 |
综合类 | 704篇 |
化学工业 | 49篇 |
金属工艺 | 74篇 |
机械仪表 | 721篇 |
建筑科学 | 34篇 |
矿业工程 | 58篇 |
能源动力 | 20篇 |
轻工业 | 45篇 |
水利工程 | 11篇 |
石油天然气 | 38篇 |
武器工业 | 184篇 |
无线电 | 5669篇 |
一般工业技术 | 239篇 |
冶金工业 | 12篇 |
原子能技术 | 220篇 |
自动化技术 | 4470篇 |
出版年
2024年 | 31篇 |
2023年 | 59篇 |
2022年 | 146篇 |
2021年 | 198篇 |
2020年 | 196篇 |
2019年 | 144篇 |
2018年 | 123篇 |
2017年 | 302篇 |
2016年 | 363篇 |
2015年 | 562篇 |
2014年 | 849篇 |
2013年 | 711篇 |
2012年 | 1053篇 |
2011年 | 1372篇 |
2010年 | 1265篇 |
2009年 | 1387篇 |
2008年 | 1119篇 |
2007年 | 1085篇 |
2006年 | 978篇 |
2005年 | 660篇 |
2004年 | 388篇 |
2003年 | 300篇 |
2002年 | 184篇 |
2001年 | 87篇 |
2000年 | 53篇 |
1999年 | 39篇 |
1998年 | 27篇 |
1997年 | 19篇 |
1996年 | 15篇 |
1995年 | 11篇 |
1994年 | 4篇 |
1993年 | 1篇 |
1992年 | 2篇 |
1986年 | 1篇 |
1959年 | 1篇 |
排序方式: 共有10000条查询结果,搜索用时 0 毫秒
21.
在测控系统中,经常需要对各种现场信号进行采集;该模块主要实现对开关量状态信号进行实时监控,记录状态信息,为故障诊断提供依据;在设计中,采用了光耦隔离器件对输入信号进行了隔离和抗干扰处理,使用了FPGA实现了数据实时采集和中断处理,最后经PCI总线与主机进行数据交互;在故障诊断系统中,该信号采集板工作稳定、可靠,能够满足系统的实时性要求。 相似文献
22.
基于1553B和外部FLASH实现星上FPGA配置 总被引:1,自引:0,他引:1
太阳辐射监测仪作为某卫星载荷之一,其控制系统主要由DSP+FPGA组成,文章利用1553B和外部Flash实现了系统上电后自动配置FPGA;首先,利用1553B通讯芯片上传FPGA和DSP代码到外部RAM,并通过DSP烧写程序分别烧写到Flash的合理区域;系统上电后,DSP从Flash 0x0地址运行,初始化后运行FPGA配置程序,实现FPGA的动态配置;避免了FPGA跑飞后需要重新上电和归零,提高了系统的可靠性;省去了FPGA专用配置EPROM芯片,简化结构,降低了系统成本;实践证明,FPGA加载时间约2分钟,可定时加载或命令控制加载,该方法简单实用,适合星上载荷使用。 相似文献
23.
分析了UART核的结构和智能卡的传输协议,提出一种基于UART核的智能卡接口IP核的设计。该设计以成熟的UART核为基础,无需编写异步串口的时序与接口逻辑,仪在串口核中增加收发缓冲器和协议处理等模块,减少了工作量并缩短了开发周期。最后对所设计的IP核进行仿真和实际测试,结果表明该IP核设计正确,运行稳定,适合在多卡系统中应用。 相似文献
24.
为了满足速度、功耗等诸多限制的要求,数字信号处理算法常使用FPGA实现。而实现时由于硬件特点,通常将浮点运算转换成定点运算,但定点转换设计流程复杂、周期长,且存在数据范围和精度之间的矛盾。利用浮点数的优点,本文改进了基于FPGA的定点数的基本运算规则,有效解决了上述矛盾。本文详细论述了实现移位、加/减、乘、除基本运算模块的方法和步骤,最后以FIR数字滤波器为设计实例。仿真结果表明:改进的定点数算法比定点运算误差小、精度高、数据范围宽,能有效地防止溢出。 相似文献
25.
李晓慧 《组合机床与自动化加工技术》2002,(10):51-52,55
在分析PLC优缺点的基础上,提出一种利用在线可编程逻辑控制代替PLC的新技术。此外,给出了用在线可编程器件CPLD/FPGA组成的、VHDL语言实现的工件取放设备控制电路设计和程序。 相似文献
26.
针对TD-LTE系统中同步性错误随机发生的问题,提出了一种通过ARM+DSP+FPGA平台的嵌入式系统实现帧号和原语的同步校正方法。该方法基于TD-LTE射频一致性测试仪表硬件平台,通过该嵌入式系统中ARM、DSP、FPGA间的协调工作,由GPMC模块通过帧号和原语两方面对系统同步性进行校正。在TD-LTE射频一致性测试仪表硬件平台中进行了验证,结果表明,该方法在实现帧号与子帧号同步校正的基础上明显提高了TD-LTE系统通信的稳定性。 相似文献
27.
28.
本套加速器高频低电平系统(LLRF)是中国ADS注入器II高频系统的原型机,其工作频率为162.5 MHz,以实现超导加速腔的幅度与相位稳定控制和谐振频率调节。该系统主要由射频前端和数字信号处理FPGA两部分组成。射频前端主要实现高频信号的上下变频和电平匹配;数字信号处理FPGA是系统的核心,主要完成射频信号幅值与相位的数字稳定控制,超导腔谐振频率控制,以及1 000 M以太网通信。在实验室环境下,对该系统进行了幅度和相位稳定度测试,相位稳定度峰峰值为±0.3°,有效值为0.09°,幅值相对稳定度峰峰值为±5×10-3,有效值为3.2×10-3,达到了设计要求。 相似文献
29.
HPC industry demands more computing units on FPGAs, to enhance the performance by using task/data parallelism. FPGAs can provide its ultimate performance on certain kernels by customizing the hardware for the applications. However, applications are getting more complex, with multiple kernels and complex data arrangements, generating overhead while scheduling/managing system resources. Due to this reason all classes of multi threaded machines–minicomputer to supercomputer–require to have efficient hardware scheduler and memory manager that improves the effective bandwidth and latency of the DRAM main memory. This architecture could be a very competitive choice for supercomputing systems that meets the demand of parallelism for HPC benchmarks. In this article, we proposed a Programmable Memory System and Scheduler (PMSS), which provides high speed complex data access pattern to the multi threaded architecture. This proposed PMSS system is implemented and tested on a Xilinx ML505 evaluation FPGA board. The performance of the system is compared with a microprocessor based system that has been integrated with the Xilkernel operating system. Results show that the modified PMSS based multi-accelerator system consumes 50% less hardware resources, 32% less on-chip power and achieves approximately a 19x speedup compared to the MicroBlaze based system. 相似文献
30.
研究了在直接序列扩频通信中基于FPGA的基带PN码(扩频码)的捕获跟踪技术。在PN码解调中,介绍了串并混合的捕获方案和基于迟早门的跟踪方案。以Quartus II作为平台采用Verilog HDL的硬件描述语言进行设计,并进行了Modelsim的仿真测试,最终下载到具体FPGA器件进行了基带的传输测试。 相似文献