首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1503篇
  免费   38篇
  国内免费   27篇
电工技术   156篇
综合类   122篇
化学工业   10篇
金属工艺   4篇
机械仪表   65篇
建筑科学   26篇
矿业工程   10篇
能源动力   1篇
轻工业   32篇
水利工程   6篇
石油天然气   2篇
武器工业   10篇
无线电   701篇
一般工业技术   63篇
冶金工业   4篇
原子能技术   3篇
自动化技术   353篇
  2024年   6篇
  2023年   15篇
  2022年   24篇
  2021年   11篇
  2020年   13篇
  2019年   20篇
  2018年   1篇
  2017年   23篇
  2016年   30篇
  2015年   30篇
  2014年   66篇
  2013年   60篇
  2012年   68篇
  2011年   49篇
  2010年   57篇
  2009年   82篇
  2008年   64篇
  2007年   87篇
  2006年   70篇
  2005年   74篇
  2004年   64篇
  2003年   81篇
  2002年   60篇
  2001年   83篇
  2000年   61篇
  1999年   64篇
  1998年   42篇
  1997年   54篇
  1996年   45篇
  1995年   30篇
  1994年   20篇
  1993年   27篇
  1992年   25篇
  1991年   15篇
  1990年   30篇
  1989年   12篇
  1988年   4篇
  1987年   1篇
排序方式: 共有1568条查询结果,搜索用时 15 毫秒
141.
本文给出一门专业基础课的设计问题结合思政内容的一个例子.多输出组合逻辑电路的设计是数字电路中的典型问题.通常情况下,多输出的组合电路是通过设计单输出的组合电路来实现的.但是,在这个问题中,仅仅考虑对每个单输出函数实现的最佳优化,并不能实现总体的最佳;必须从实现总体最佳的角度考虑每个输出函数的实现问题.结合这一点,我们启...  相似文献   
142.
PLD在数字信号处理系统中的应用   总被引:1,自引:1,他引:1  
论述了目前数字电路系统中广泛使用的可编程逻辑器件PLD的特点及发展趋势.以LATTICE公司的可编程逻辑器件ispLSl1032为例,介绍了其在数字信号处理电路中的应用情况,分析了设计流程,提出了开发使用中需要注意的问题.  相似文献   
143.
使用CMOS工艺设计高性能、低成本的直接数字频率合成器DDS是一项十分具有挑战性的任务.本文提出了一种模数可编程的超低时延DDS电路设计.通过增加一个辅助相位累加器,可以根据输出频率的需要来设置辅助相位累加器的输入和模数配置来产生小数复合频率控制字,从而可以进行各种频率的精确输出,完全消除了输出频率误差.还针对CORDIC算法进行了优化改进,提出了一种仅需要小容量的查找表和简单角度校正的CORDIC实现方法,免除了迭代运算过程,设计了一种超低时延的相位幅度转换电路.在电路资源消耗没有增加的前提下,设计电路不仅实现了精确频率输出,还大大降低了电路的输出时延.验证结果表明:本DDS设计电路输出频率不存在频率误差,并且只需要两个时钟周期就能得到高精度的正余弦波输出.本设计通过对相位累加器和相位幅度转换电路的改进,消除了输出频率误差和降低了输出时延,具有输出频率精确、输出时延小、成本低等优点,更加适合输出频率精度要求高、实时性强的信号处理应用场合.  相似文献   
144.
为了在给定频率比率的二个信号下产生二进制信号,将第一个高频信号用于第一个上升计数器的记数输入,计数器的最大记数大于频率比率,通过一只解码器--它具有一个表示全程计数的输出,一个表示频率比率计数前计数的计数输出和一个表示频率比率计数的输出,可监视在连续计数高量程中,第一个上升计数器记数所达到的值,其中连续计数包括频率比率记数和最大记数,第一个输出与电子闭合开关控制输入端相连;第二个输出与单稳态多谐振荡器的触发脉冲输入相连,第三个输出与电子开关的二个信号输入之一相连,而电子开关的另一个信号输入与闭合开关的输出相连,多谐振荡器的输出与升降计数器的升降控制输入连接,升降计数器的低计数输出和高计数输出分别与RS触发器的R输入和S输入耦合。振荡器的Q输出与开关的控制输入相接。当开关输出与第一个上升计数器的复位输入耦合时,最大计数锁定的第二上升计数器起始-复位输入与触发器的Q输出相连,第二个信号分别加到闭路接点的信号输入端及第二上升计数器的Q输出相连,第二个信号分别加到闭路接点的信号输入端及第二上升计数器和升降计数器的记数输入端,二进位信号出现在第二上升记数器的最大计数输出端。  相似文献   
145.
随着实时信号处理的速率不断加快,数字电路系统的时钟频率也随之增加。同时,半导体工艺的改进,也使得电路系统中信号边沿速率提升到ns级甚至更高的级别。快速的信号边沿变化使得电路信号产生振铃、反射、串扰、地弹等许多信号完整性问题。而且,这个问题越来越严重。随着电路中器件和芯片工作环境的恶化,电源受到的影响非常严重,电源系统的电磁兼容性设计变得更加富有挑战性。研究电源系统的电磁兼容性设计非常有必要而且非常紧迫。  相似文献   
146.
《电子设计应用》2004,(9):110-110
安捷伦携手其合作伙伴Intel、Xilinx、Microchip、Rambus等知名厂商于近期共同举办了安捷伦数字电路测试高级论坛(ADMF),旨在为数字电路领域的工程师、系统设计师和工程经理提供重要的行业信息。  相似文献   
147.
该文设计的《数字电路》课程教学网站采用了目前流行的.NET技术,在网站中引入了WebServices、XML等具有良好扩展性的技术。页面布局采用DIV+CSS,利用ADO.NET访问数据库。网站教学内容利用flash技术建立虚拟实验室,模拟实际实验环境。该网站适应现代教育的需要,对教师的教学改革及促进学生的自主学习有积极的意义。  相似文献   
148.
文章结合本校信工学院电工电子实验教学中心的实际情况,讨论了数字电路管理、排除故障以及TTL系列和CMS系列的使用。  相似文献   
149.
针对课程教学中普遍存在的问题,结合多年的教学与科研经验,提出以学生为中心,以《数字电路》应用能力为核心,将项目驱动法引入课程教学的全过程。实践证明,此方法切实可行,效果显著。  相似文献   
150.
基于FPGA的高速数据传输芯片控制器设计   总被引:1,自引:0,他引:1  
王玮  冯永茂  丁铁夫   《电子器件》2008,31(3):845-848
针对如何运用FPGA对高速数据传输芯片TLKl501[2]进行控制,介绍了芯片的工作方式及具体用于本系统中的每个信号接口的功能,并详细阐述了基于FPGA的高速数据传输芯片控制器的设计思路和实现方法,给出了控制器各个功能模块的工作要求和所要实现的具体功能.控制器在实际应用中达到设计要求,实际测试证明其传输速率在TLKl501[2]内部可达660 Mbit/s,满足高速数据传输要求.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号