首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   56篇
  免费   5篇
  国内免费   3篇
电工技术   4篇
综合类   7篇
机械仪表   1篇
建筑科学   1篇
无线电   42篇
一般工业技术   3篇
原子能技术   1篇
自动化技术   5篇
  2023年   1篇
  2022年   1篇
  2021年   5篇
  2020年   1篇
  2018年   1篇
  2017年   1篇
  2016年   1篇
  2015年   1篇
  2014年   4篇
  2013年   3篇
  2012年   1篇
  2011年   5篇
  2010年   3篇
  2009年   9篇
  2008年   3篇
  2007年   1篇
  2006年   1篇
  2005年   2篇
  2004年   1篇
  2002年   1篇
  2001年   2篇
  2000年   2篇
  1999年   2篇
  1998年   2篇
  1997年   1篇
  1996年   3篇
  1995年   1篇
  1993年   1篇
  1992年   2篇
  1990年   1篇
  1989年   1篇
排序方式: 共有64条查询结果,搜索用时 15 毫秒
51.
52.
基于FPGA的OSD设计   总被引:1,自引:1,他引:0  
介绍一种基于FPGA为控制核的随屏显示(OSD)技术,在视频信号上实现字符图像的叠加。该方案将被叠加的字符或图像数据保存在FPGA内部的ROM中,由内部逻辑控制电路产生点阵时序,控制视频通道切换开关,完成叠加功能。本方案具有源代码组织简单,扩展性好,字符显示位置修改灵活的优点。实验结果表明,此方案电路工作稳定,字符相位抖动范围小,能广泛地应用于随屏显示技术。  相似文献   
53.
抖动的分类     
本文简要介绍了信号抖动在不同情况下的分类,如时钟信号的抖动分类,数据信号的抖动分类以及这两类抖动之间的联系,指出了实际抖动测试过程中的注意事项,对抖动分析测试有一定的参考意义。  相似文献   
54.
《电子与电脑》2011,(4):78-78
赛普拉斯(Cypress)半导体公司日前宣布推出一款新型时钟缓冲器系列产品,该系列具有业界最低的额外RMS相位抖动。CY2Dx15xx系列的额外RMS相位抖动可低至60fs.同时还能实现低至480ps的传播延迟。  相似文献   
55.
正IDT公司(IDT?)日前宣布推出具有超低相位抖动的全新高性能合成器8T49NS010,可降低当今串行数据通信系统的误码率。该合成器集成有扇出(fanout)缓冲器/分频器,可为要求苛刻的应用提供高性能的时钟,并理想适用于40GE和100GE电信和网络系统。具有10路输出的8T49NS010合成器可提供一个高频时钟,在标准的12kH z至20MHz积分范围具有86 fs RMS相位抖动。8T49NS010还有一个特点集成了扇出缓冲器,该缓  相似文献   
56.
本文研究了短波串行 MODEM 中相位抖动的产生原理并给出了数学模型,分析了相位快抖动及慢抖动对自适应均衡器的影响,进而给出了相位校正的概念及其实现方式,并进行了计算机模拟。  相似文献   
57.
全极化微波辐射计数字化引入误差分析   总被引:2,自引:0,他引:2       下载免费PDF全文
陆浩  王振占 《电子学报》2013,41(6):1084-1087
全极化微波辐射计是一种用于海洋表面风场测量的新型被动微波遥感器.数字相关器是全极化辐射计的核心部件.数字相关器的应用相对于模拟相关辐射计具有可配置、集成度高和易于控制的特点.同时,数字化技术会给辐射计带来量化误差和相位抖动误差.具体的误差分析验证了全极化微波辐射计中数字化的可行性.文中详细分析了定量误差,并根据实际工程应用说明了多比特数字化带来的误差可以在系统整体误差中忽略.  相似文献   
58.
《Planning》2014,(2)
介绍了DDS原理,以及DDS应用的频率规划的意义和主要内容。并以相位抖动为出发点,详细分析了其相位误差。运用傅里叶级数,研究DDS在有相位抖动时,D/A输出端的频谱特征,给出DDS输出频谱杂散散布顺序。  相似文献   
59.
锁相环型时钟器件在时钟系统中已有了广泛的应用,但它存在着固有的抖动问题,本文从相环的基本概念出发,分析了相位抖动的种类、引起抖动的因素以及减小抖动的方法。  相似文献   
60.
EIT高精度数字解调方法误差分析   总被引:1,自引:1,他引:1  
EIT测量中,阻抗信息解调方法的精度直接关系到信息提取和EIT成像的质量。数字解调方法与模拟解调方法相比具有抗噪声能力强和设计灵活等优点。高精度数字解调方法是提取EIT复阻抗全信息的重要手段。本文深入研究了采样同步时延和相位抖动对高精度数字解调方法的误差影响,并且采用FPGA验证了EIT解调时的相位误差,实验结果表明合理选择激励频率和采样时钟能提高数字相位解调的精度,这与理论分析完全一致。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号