首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   5706篇
  免费   722篇
  国内免费   1179篇
电工技术   376篇
综合类   435篇
化学工业   100篇
金属工艺   98篇
机械仪表   703篇
建筑科学   72篇
矿业工程   60篇
能源动力   26篇
轻工业   45篇
水利工程   14篇
石油天然气   15篇
武器工业   51篇
无线电   3522篇
一般工业技术   443篇
冶金工业   26篇
原子能技术   120篇
自动化技术   1501篇
  2024年   14篇
  2023年   48篇
  2022年   89篇
  2021年   96篇
  2020年   134篇
  2019年   100篇
  2018年   126篇
  2017年   190篇
  2016年   240篇
  2015年   284篇
  2014年   468篇
  2013年   456篇
  2012年   433篇
  2011年   556篇
  2010年   458篇
  2009年   467篇
  2008年   559篇
  2007年   522篇
  2006年   470篇
  2005年   367篇
  2004年   322篇
  2003年   240篇
  2002年   215篇
  2001年   159篇
  2000年   148篇
  1999年   90篇
  1998年   51篇
  1997年   62篇
  1996年   48篇
  1995年   43篇
  1994年   23篇
  1993年   27篇
  1992年   29篇
  1991年   22篇
  1990年   16篇
  1989年   5篇
  1988年   13篇
  1987年   3篇
  1986年   1篇
  1985年   2篇
  1984年   5篇
  1983年   3篇
  1982年   1篇
  1981年   1篇
  1964年   1篇
排序方式: 共有7607条查询结果,搜索用时 62 毫秒
11.
This letter presents a novel approach for organizing computational resources into groups within H.264/AVC motion estimation architectures, leading to reductions of up to 75% in the equivalent gate count with respect to state‐of‐the‐art designs.  相似文献   
12.
黎飞  王志功  赵文虎  鲍剑  朱恩 《电子工程师》2004,30(12):26-29,33
分析了千兆以太网体系结构,给出了符合IEEE 802.3z标准中1000BASE-X规范的发送器电路结构,并采用TSMC 0.25 μm CMOS 混合信号工艺设计了符合该规范的高速复接电路和锁相环时钟倍频电路.芯片核心电路面积分别为(0.3×0.26)mm2和(0.22×0.12)mm2.工作电压2.5 V时,芯片核心电路功耗分别为120 mW和100 mW.时钟倍频电路的10倍频输出时钟信号频率为1.25 GHz,其偏离中心频率1MHz处的单边带相位噪声仅为-109.7 dBc/Hz.在驱动50 Ω输出负载的条件下,1.25 Gbit/s的高速输出数据信号摆幅可达到410 mV.  相似文献   
13.
一种高精度的CMOS带隙基准电压源   总被引:4,自引:0,他引:4  
设计了一种采用0.25 μm CMOS工艺的高精度带隙基准电压源.该电路结构新颖,性能优异,其温度系数可达3×10-6/℃,电源抑制比可达75 dB.还增加了提高电源抑制比电路、启动电路和省功耗电路,以保证电路工作点正常、性能优良,并使电路的静态功耗较小.  相似文献   
14.
A 320×240 CMOS image sensor is demonstrated,which is implemented by a standard 0.6 μm 2P2M CMOS process.For reducing the chip area,each 2×2-pixel block shares a sample/hold circuit,analog-to-digital converter and 1-b memory.The 2×2 pixel pitch has an area of 40 μm×40 μm and the fill factor is about 16%.While operating at a low frame rate,the sensor dissipates a very low power by power-management circuit making pixel-level comparators in an idle state.A digital correlated double sampling,which eliminates fixed pattern noise,improves SNR of the sensor, and multiple sampling operations make the sensor have a wide dynamic range.  相似文献   
15.
由于在机器人导航等领域新的图像装置不符合透视规则,无法运用传统的透视位置估计方法,采用吴氏零点分解方法,给出非透视3点问题的解析解.利用新图像装置的几何条件,建立了非透视3点方程系统.  相似文献   
16.
This paper presents Shallow Trench Isolation (STI) process steps for sub-1/4 μ CMOS technologies. Dummy active areas, vertical trench sidewalls, excellent gap filling, counter mask etch step and CMP end point detection, have been used for a 0.18 μm CMOS technology. Electrical results obtained with a 5.5 nm gate oxide thickness show good isolation down to 0.3 μm spacing. Good transistor performances have been demonstrated.  相似文献   
17.
热释电红外摄像机斩波调制电路的设计   总被引:1,自引:0,他引:1  
郑康  荣德康 《光电子技术》1996,16(3):240-245
本文提出了热释电红外摄像机斩波调制的电路模型,并对此电路模型进行了具体的电路设计和分析。  相似文献   
18.
谭开洲 《微电子学》1996,26(6):413-417
介绍了一种数字式全定制音乐集成电路设计原理。对伪音阶发生器、节拍发生器等子电路作了较详细的叙述。采用这种原理可设计出单芯片驱动压电陶瓷和发光二极管的音乐集成电路,该电路无须外接电阻、电容,可存储数首歌曲;另外,还可设计出一种数字音频程控频率合成器,时钟为f0时,可控频率范围为f02~f02N。  相似文献   
19.
差分式连续时间电流型CMOS跨导—电容低通滤波器   总被引:1,自引:0,他引:1  
郭静波  戴逸松 《微电子学》1996,26(6):359-362
应用信号流图法对电流系统传递函数直接模拟,提出了一种新颖的差分式连续时间电流模式CMOS跨导-电容低通滤波器的实现方案。由于采用了差分式结构和电流负反馈,整个电路方案具有差分式结构和电流型电路的优点;并且仅使用最少数量的OTA和电容,与数字CMOS工艺兼容,适于全集成。面向实际电路完成了MOS管级的计算机仿真,结果表明,所提出的电路方案正确有效  相似文献   
20.
CMOS电路中抗Latch-up的保护环结构研究   总被引:5,自引:0,他引:5  
闩锁是CMOS集成电路中的一种寄生效应,这种PNPN结构一旦被触发,从电源到地会产生大电流,导致整个芯片的失效。针对芯片在实际测试中发现的闩锁问题,介绍了闩锁的测试方法,并且利用软件Tsuprem4和Medici模拟整个失效过程,在对2类保护环(多子环/少子环)作用的分析,以及各种保护结构的模拟基础之上,通过对比触发电压和电流,得到一种最优的抗Latch up版图设计方法,通过进一步的流片、测试,解决了芯片中的闩锁失效问题,验证了这种结构的有效性。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号