首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   9140篇
  免费   841篇
  国内免费   322篇
电工技术   2039篇
综合类   847篇
化学工业   285篇
金属工艺   208篇
机械仪表   1009篇
建筑科学   239篇
矿业工程   246篇
能源动力   124篇
轻工业   215篇
水利工程   55篇
石油天然气   85篇
武器工业   231篇
无线电   1479篇
一般工业技术   273篇
冶金工业   173篇
原子能技术   64篇
自动化技术   2731篇
  2024年   25篇
  2023年   41篇
  2022年   86篇
  2021年   108篇
  2020年   146篇
  2019年   81篇
  2018年   79篇
  2017年   181篇
  2016年   202篇
  2015年   290篇
  2014年   586篇
  2013年   450篇
  2012年   814篇
  2011年   817篇
  2010年   645篇
  2009年   567篇
  2008年   639篇
  2007年   857篇
  2006年   779篇
  2005年   768篇
  2004年   506篇
  2003年   464篇
  2002年   338篇
  2001年   230篇
  2000年   184篇
  1999年   116篇
  1998年   58篇
  1997年   55篇
  1996年   47篇
  1995年   41篇
  1994年   28篇
  1993年   14篇
  1992年   18篇
  1991年   11篇
  1990年   6篇
  1989年   7篇
  1988年   6篇
  1987年   2篇
  1986年   1篇
  1985年   1篇
  1984年   1篇
  1982年   7篇
  1981年   1篇
排序方式: 共有10000条查询结果,搜索用时 0 毫秒
121.
基于混合总线的虚拟仪器教学实验系统设计   总被引:1,自引:0,他引:1  
针对自动测试、虚拟仪器及总线设备类课程的试验设备不足,在VXI、GPIB及LXI混合总线的基础上构建了一个虚拟仪器教学实验系统,并以C#.NET结合虚拟仪器技术建立了整个系统的软件架构;介绍了该系统的硬件软件设计方法及其实现的关键技术;通过课程实践表明,该系统功能强且扩展性好,满足了实验的要求,节约了实验成本。  相似文献   
122.
介绍了一种在无人飞行器中设计应用的伺服系统余度控制接口,该接口实现了数字总线和模拟量两余度接口控制,可有效提高伺服系统的可靠性和抗干扰能力;分析了无人飞行器机载伺服系统的结构组成和工作模式,选择了CAN总线作为机载数字通讯总线,论述了机载伺服系统余度控制接口的工作原理,同时给出了伺服控制器的硬件接口电路及软件工作流程;实验结果表明余度控制接口工作稳定,控制通道转换平稳,该接口能满足无人飞行器控制系统的要求。  相似文献   
123.
针对视觉跟踪系统中数据量大、运算量大和实时性高的特点,选用片内存储器高达24M bits,主频高达600MHz的ADSP-TS201处理器作为运算核心,设计了视频采集与处理专用硬件平台,同时配以现场可编程门阵列FPGA实现逻辑控制,选用便于机载和舰载的CPCI总线完成本系统与上位机的数据传输;指出了设计中需要注意的问题,并讨论了其中一些关键部分的具体实现;经过实际测试验证,本硬件平台设计正确合理,运算能力强大,达到了设计要求。  相似文献   
124.
设计了一个嵌入式异构网络互联网关,实现计算机网络与现场总线异种网络的互联。讨论了网关的硬件构架以及以太网接口、CAN总线接口的具体设计,介绍分析了嵌入式Linux操作系统下的设备驱动程序、嵌入式TCP/IP的实现过程。在实验室条件下模拟了网关的应用环境,对网关的接口和性能的可靠性和正确性进行了测试,实验结果表明,网关较好地实现了数据通信和协议转换功能。  相似文献   
125.
基于PCI总线的A/D采集卡在铁路红外探测中的应用   总被引:1,自引:1,他引:0  
王志宏  程明 《测控技术》2011,30(6):21-24
在介绍使用PLX9054接口芯片的基础上,给出了一种基于PCI总线的数据采集系统的方案设计,及在Windows操作系统下开发底层驱动程序的方法.该系统使用模数转换器件和PCI总线传输高速数字信号,工作在通用计算机上,同时支持中断和DMA方式实现高速数据传输.  相似文献   
126.
SoC中各IP核之间的互连结构是决定片上系统性能的关键因素.近年来,片上互连通信结构的配置与优化成为SoC通信综合的研究重点和热点,而已有方法优化SoC互连通信结构的仿真速度较慢,支持设计自动化的能力较差,使用的单目标优化算法无法解决多个性能目标之间的冲突.针对以上不足提出了吞吐量和延时约束下的片上互连通信结构的自动配置与优化的方法,该方法提出了片上总线互连通信结构模板,使用事务级通信仿真和多目标演化算法,探索吞吐量和延时约束下的多目标Pareto空间.与已有的先进Srinivasan方法相比,该方法的吞吐量提高10%,传输延迟降低17%,有效提高了SoC互连通信结构的优化质量.  相似文献   
127.
在研究PCI总线规范的基础上,完成PCI目标控制器的功能描述和验证,从整体设计、数据通路和控制路径的建立上阐述对目标控制器的设计,实现了FIFO型数据接口和寄存器型数据接口,以满足通用性。使用总线功能模型完成对PCI目标控制器的功能验证,测试结果显示该模型满足功能要求,同时进行了FPGA实现,完全符合PCIv22规范要求。  相似文献   
128.
CAN总线通信中,当某一节点进入总线关闭状态后,不会与总线其他节点通信.针对这个问题,分析了节点从总线关闭状态转化为主动错误状态的条件,提出了采用模拟开关和电压基准主动实现这种转化条件的解决方法,解决了CAN节点恢复时间不确定的问题.  相似文献   
129.
This study was an unobtrusive observational analysis of 333 older and younger bus passengers in Guadalajara, Mexico. A set of data were collected for each observed passenger, as well as more general observations related to driver behaviour, bus design and bus service characteristics. There were significant differences between older and younger passengers in terms of boarding and alighting times, use of handrails, seat location preferences, passenger stability and coping strategies in order to maintain postural stability. The conditions of travel are conducive to a poor passenger experience for the older passengers in particular. Although the problems may be attributed to bus design and driver behaviour typical of that in developing countries, they are also influenced by the wider transport infrastructure, and a lack of a regulatory regime which places drivers under time pressure and in direct competition with each other.

Practitioner Summary: Bus services must cater for all ages of passengers, including the elderly. This unobtrusive observational study investigated the passenger experience in a developing world city. Bus and wider service design were found to compromise the journey experience, with the older users being particularly negatively impacted. Design recommendations are provided.  相似文献   

130.
介绍了基于Avalon总线的WM8731音频编解码控制器IP核的设计,包括音频数据访问接口模块和Avalon-MM接口模块等,并利用SOPC技术将其封装成可重用的IP核.自定义IP核的使用,有效降低了该芯片的开发难度,同时也使系统易于扩展和升级,具有较高的灵活性.在Quartus Ⅱ和ModelSim下使用VHDL语言完成了控制器的设计、仿真以及Nios Ⅱ系统的构建,并通过SignalTap Ⅱ逻辑分析仪进行了硬件测试.仿真和测试结果表明,该控制器满足WM8731各项时序要求.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号