全文获取类型
收费全文 | 2146篇 |
免费 | 353篇 |
国内免费 | 175篇 |
专业分类
电工技术 | 322篇 |
综合类 | 176篇 |
化学工业 | 59篇 |
金属工艺 | 10篇 |
机械仪表 | 139篇 |
建筑科学 | 11篇 |
矿业工程 | 19篇 |
能源动力 | 9篇 |
轻工业 | 16篇 |
水利工程 | 11篇 |
石油天然气 | 14篇 |
武器工业 | 16篇 |
无线电 | 1095篇 |
一般工业技术 | 112篇 |
冶金工业 | 20篇 |
原子能技术 | 33篇 |
自动化技术 | 612篇 |
出版年
2024年 | 32篇 |
2023年 | 28篇 |
2022年 | 72篇 |
2021年 | 57篇 |
2020年 | 52篇 |
2019年 | 46篇 |
2018年 | 42篇 |
2017年 | 79篇 |
2016年 | 93篇 |
2015年 | 103篇 |
2014年 | 136篇 |
2013年 | 145篇 |
2012年 | 171篇 |
2011年 | 206篇 |
2010年 | 138篇 |
2009年 | 125篇 |
2008年 | 174篇 |
2007年 | 186篇 |
2006年 | 150篇 |
2005年 | 132篇 |
2004年 | 97篇 |
2003年 | 90篇 |
2002年 | 60篇 |
2001年 | 48篇 |
2000年 | 38篇 |
1999年 | 31篇 |
1998年 | 31篇 |
1997年 | 28篇 |
1996年 | 22篇 |
1995年 | 19篇 |
1994年 | 12篇 |
1993年 | 7篇 |
1992年 | 8篇 |
1991年 | 3篇 |
1990年 | 1篇 |
1989年 | 2篇 |
1988年 | 2篇 |
1987年 | 3篇 |
1986年 | 1篇 |
1980年 | 1篇 |
1978年 | 1篇 |
1963年 | 1篇 |
1959年 | 1篇 |
排序方式: 共有2674条查询结果,搜索用时 15 毫秒
131.
基于虚拟时钟的算法在实现对资源进行公平分配的同时具备良好的可扩展性,从而能够满足QOS控制中对于分组调度算法的需求。本文主要对一些基于虚拟时钟的调度算法进行了分析和讨论,这也是进行QOS控制研究的基础。 相似文献
132.
用简单的鉴频鉴相器结构实现了一个快锁定低抖动的锁相环.鉴频鉴相器仅仅由两个异或门组成,它可以同时获得低抖动和快锁定的性能.锁相环中的电压控制振荡器由四级环形振荡器来实现,每级单元电路工作在相同的频率,并提供45°的相移.芯片用0.18μm CMOS工艺来实现.PLL输出的中心频率为5GHz,在偏离中心频率500kHz处,测量的相位噪声为-102.6dBc/Hz.锁相环的捕获范围为280MHz,RMS抖动为2.06ps.电源电压为1.8V时,功耗仅为21.6mW(不包括输出缓冲). 相似文献
133.
134.
一种低电压低功耗的环形压控振荡器设计 总被引:2,自引:1,他引:2
提出了锁相环的核心部件压控振荡器(VCO)的一种设计方案.该压控振荡器采用全差分环形压控振荡器结构,其延迟单元使用交叉耦合晶体管对来进行频率调节.基于SMIC0.18μmCMOS工艺,用Hspice对电路进行了仿真.仿真结果表明,该压控振荡器具有良好的线性度,较宽的线性范围以及高的工作频率,在1.8V的低电源电压下,振荡频率的变化范围为402~873MHz,中心频率在635MHz,功耗仅为6mW,振荡在中心频率635MHz时的均方根抖动为3.91ps. 相似文献
135.
136.
光传送网(OTN)中由于信号的复用与映射和3R再生器等技术的使用会产生抖动,而抖动会对网络的信号质量产生影响.文章分析了负载信号映射抖动以及经过多个站点后的抖动累积.首先结合实际应用建立分析模型,然后在时域上分析模型得出抖动累积分析式,最后通过仿真得出结果. 相似文献
137.
Jung-Chan Lee 《International Journal of Electronics》2013,100(3):273-283
In this article a new charge pump circuit is presented, which is feasible for implementation with the standard twin-well CMOS process. The proposed charge pump employs PMOS-switching dual charge-transfer paths and a simple two-phase clock. Since charge transfer switches are fully turned ON during each half of the clock cycle, they transfer charges completely from the present stage to the next stage without suffering threshold voltage drop. During one clock cycle, the pump transfers charges twice through two pumping paths which are operating alternately. Test chips have been fabricated in a 0.35-μm twin-well CMOS process. The output voltage of a 4-stage charge pump with each pumping capacitor of 7.36 pF measures 6.7 V under a 1.5 V power supply and 20 MHz clock frequency. It can supply a maximum load current of about 180 μA. Although the proposed circuit exhibits somewhat inferior performances against triple-well charge pumps using additional mask and process steps, it shows at least 60% higher voltage gain at V DD = 0.9 V, approximately 10% higher peak power efficiency at V DD = 1.5 V, much larger output current drivability and faster initial output rising than traditional twin-well charge pumps. This new pumping efficient circuit is suitable for design applications with a low-cost standard twin-well CMOS process. 相似文献
138.
赵艳丽 《电信工程技术与标准化》2013,(12):77-80
为了解决Gardner定时同步环路式样抖动较大的问题,对现有的各种式样抖动消减算法进行了归类研究,将其划分为算法修正类和波形预处理类两类,并分别从S曲线特性及定时抖动方差等性能对各类算法进行了理论和仿真分析,同时以修正的克拉美罗界(MCRB)作为衡量算法优劣的标准。最后简单总结了各类算法的实际应用场景及未来的研究方向。 相似文献
139.
140.
阐述了SDH的E1支路"再定时"功能,指出目前业内基本不采用的现实情况,并通过实际测试验证"再定时"对于提高时钟信号质量的效果,详细介绍了测试的步骤和方法,并提出明确的建议。 相似文献