首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   135篇
  免费   2篇
电工技术   11篇
综合类   5篇
化学工业   1篇
机械仪表   12篇
建筑科学   3篇
轻工业   2篇
无线电   64篇
一般工业技术   8篇
自动化技术   31篇
  2022年   1篇
  2021年   1篇
  2020年   1篇
  2019年   1篇
  2016年   1篇
  2015年   3篇
  2014年   11篇
  2013年   2篇
  2012年   12篇
  2011年   10篇
  2010年   11篇
  2009年   13篇
  2008年   7篇
  2007年   3篇
  2006年   5篇
  2005年   6篇
  2004年   7篇
  2003年   2篇
  2002年   4篇
  2001年   5篇
  2000年   2篇
  1999年   1篇
  1997年   2篇
  1996年   1篇
  1995年   4篇
  1994年   3篇
  1993年   3篇
  1992年   2篇
  1991年   7篇
  1990年   4篇
  1989年   2篇
排序方式: 共有137条查询结果,搜索用时 8 毫秒
21.
浅谈EWB仿真与数字钟电路设计   总被引:2,自引:0,他引:2  
汪亮 《电子科技》2008,21(6):4-8
EWB(Electronics Workbench)是一款方便快捷、功能强大的仿真软件,文中介绍了EWB仿真软件的基本功能,详细阐述了基于EWB软件的数字钟电路设计过程,概括了利用EWB仿真进行电路教学和设计的优势及存在的缺陷.  相似文献   
22.
【】它介绍了一种基于FPGA的多功能数字钟系统的设计方案,采用Verilog HDL编程语言以及Top-Down的模块化设计思想对整个模块作了详细的介绍。系统设计时为了满足不同人群的需要,增加一个模式选择按键,可以实现12小时、24小时两种计时方法的切换。整点报时功能采用蜂鸣器完成,当前时刻是几时蜂鸣器就响几下。通过Modelsim仿真,并且下载至FPGA开发板验证发现系统实现了预期的功能。  相似文献   
23.
赵德胜 《今日电子》1995,(9):118-124
一、前言 本文试图用一个简单的设计,来表现如何使用pDS软件根据ispLSI 1032芯片的特性进行设计。我们之所以选择数字钟作为实例,是因为大多数设计者了解它的工作原理。在本例中我们更注重的是设计过程而不是设计本身。另外,该设计很适合于用ispLSI 1032测试工具包对其进行调试及验证。图一为一个数  相似文献   
24.
针对基于时钟芯片的数字钟系统进行了研究,采用FPGA作为主控芯片通过I2C总线实现对实时时钟芯片PCF8563的读写控制,实现了时钟/日历切换显示,对时钟/日历手动调校。在调校状态下,实现了数据移位时数码管闪烁指示功能。给出了系统设计以及FPGA各模块详细设计,通过SignalTap逻辑分析仪,验证了系统功能实现的技术可行性,并在开发板上完成调试,对FPGA开发人员有一定的借鉴意义。  相似文献   
25.
数字钟是典型的电子电路的应用,而基于FPGA的数字钟电路具有更大的灵活性和通用性。以QuartusII软件为设计平台,进行了基于FPGA的数字钟电路的方案设计、程序设计输入、编译和仿真等操作,比较完整地说明了数字钟电路的设计过程、功能和可编程逻辑器件设计的操作流程。  相似文献   
26.
数字钟是典型的电子电路的应用,而基于FPGA的数字钟电路具有更大的灵活性和通用性。以QuartusⅡ软件为设计平台,进行了基于FPGA的数字钟电路的方案设计、程序设计输入、编译和仿真等操作,比较完整地说明了数字钟电路的设计过程、功能和可编程逻辑器件设计的操作流程。  相似文献   
27.
文中简要介绍了一种基于FPGA的多功能数字钟设计方案。在实现数字钟计时、校时和整点报时等基本功能的基础上增加世界时钟功能,能够将北京时间快速转换为格林威治标准时。该方案采用VHDL和原理图相结合的设计输入方式,在QuartusⅡ开发环境下完成设计、编译和仿真,并在FPGA硬件开发板上进行测试,实验证明该设计方案切实可行,对FPGA的应用和数字钟的设计具有一定参考价值。  相似文献   
28.
29.
论述作者研制的实用小家电-定时控制家用电器通断的多功能数字钟系统的原理及电路。  相似文献   
30.
针对CPLD设计优化的问题,研究了如何在系统级及模块级对电路进行优化。通过系统级采用精简输入输出电路结构和模块级采用资源共享,逻辑优化等方法在CPLD芯片EPM7128SLC84-15上实现一个带有清零和校时的数字钟。综合之后,使用了112个LC,占总资源的87%,硬件电路运行稳定准确。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号