全文获取类型
收费全文 | 31934篇 |
免费 | 933篇 |
国内免费 | 663篇 |
专业分类
电工技术 | 2549篇 |
综合类 | 985篇 |
化学工业 | 191篇 |
金属工艺 | 219篇 |
机械仪表 | 1489篇 |
建筑科学 | 191篇 |
矿业工程 | 278篇 |
能源动力 | 101篇 |
轻工业 | 223篇 |
水利工程 | 66篇 |
石油天然气 | 105篇 |
武器工业 | 160篇 |
无线电 | 10091篇 |
一般工业技术 | 722篇 |
冶金工业 | 67篇 |
原子能技术 | 83篇 |
自动化技术 | 16010篇 |
出版年
2024年 | 34篇 |
2023年 | 156篇 |
2022年 | 169篇 |
2021年 | 237篇 |
2020年 | 144篇 |
2019年 | 222篇 |
2018年 | 144篇 |
2017年 | 256篇 |
2016年 | 313篇 |
2015年 | 515篇 |
2014年 | 1602篇 |
2013年 | 1745篇 |
2012年 | 2872篇 |
2011年 | 2897篇 |
2010年 | 2570篇 |
2009年 | 2756篇 |
2008年 | 3693篇 |
2007年 | 2190篇 |
2006年 | 2464篇 |
2005年 | 2339篇 |
2004年 | 1975篇 |
2003年 | 1712篇 |
2002年 | 843篇 |
2001年 | 516篇 |
2000年 | 268篇 |
1999年 | 177篇 |
1998年 | 172篇 |
1997年 | 127篇 |
1996年 | 90篇 |
1995年 | 79篇 |
1994年 | 63篇 |
1993年 | 34篇 |
1992年 | 41篇 |
1991年 | 41篇 |
1990年 | 32篇 |
1989年 | 36篇 |
1988年 | 2篇 |
1987年 | 1篇 |
1973年 | 1篇 |
1959年 | 2篇 |
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
51.
基于ARM微处理器的故障记录系统 总被引:1,自引:0,他引:1
给出了在普通数据采集基础上的故障记录系统的设计方案,利用ARM微处理器实现了模拟信号较完整的故障波形记录和开关信号的事件顺序记录(SOE)。对LPC2106ARM系列处理器、ADS7871模/数转换器以及数据通信接口等内容进行了讨论,阐述了系统的工作原理、软件处理方式、系统通信。该设计方案电路简单,特别适用于电力系统。 相似文献
52.
可重定位的基于事务的系统级验证 总被引:2,自引:0,他引:2
功能验证已经成为开发SoC的主要问题。随着一些复杂SoC的规模超过两千万门,以及对开发和集成嵌入式软件的需求持续增加,软件模拟器已经力所不及。在设计过程需要几百万个时钟周期来充分测试和验证软件功能的情况下,软件仿真器的性能下降到1-5Hz。按照这种速率,软件调试需要几年的时 相似文献
53.
54.
利用Matlab和Simulink对DSP进行系统级的设计方法 总被引:5,自引:0,他引:5
本文介绍了利用Matlab和Simulink中Developer‘s Kit for TI DSP工具对DSP进行系统级设计的方法。 相似文献
55.
56.
在当今消费电子产品开发中日益凸显的一些问题,如市场要求和标准制定的不确定性、不可重复的工程开发成本、以及缺乏针对具体应用的IP资源等,都使得下一代嵌入式计算平台的完全可编程化成为必然趋势。然而,如果仅采用传统的可编程器件开发技术将很难达到低成本、高效率的要求。本文将介绍一种可集成于标准微处理器平台之上的可编程专用加速器解决方案。该解决方案不仅能够实现各种系统应用的开发,并且具有高度的实时性、灵活性、以及较低的成本。本文将介绍该可编程加速器的结构、编程方法及软件库的设计,并简要举例该方案在数字无线广播系统中的应用。 相似文献
57.
TLV320AIC23 CODEC与DSP的接口应用 总被引:3,自引:0,他引:3
1引言MPEG音频压缩算法的实现,使MP3格式文件得到广泛应用,MP3播放器、PDA等消费类电子产品也成为大众产品。在这些便携式系统中,前端音频编解码器在播放质量(采样精度、采样率)、播放时间(功耗)等方面起较关键的作用,采用高精度,低功耗的前端处理芯片是提高产品性能极为有效的解决方案。数字编解码器TLV320AIC23具有16~32位采样精度,录音回放模式下仅19mW功耗,是数字音频便携式系统的理想选择,下面介绍它在MP3系统中的实际应用。2工作原理2.1芯片介绍TLV320AIC23DSPcodec工作电压与TMS… 相似文献
58.
59.
在设计数字信号处理器时我们经常要设计高性能的乘累加运算器,文章详细分析了乘累加运算器的结构,提出了其高性能设计方案并采用标准单元进行了实现,同时提出了DCT运算单元的高性能解决方案。 相似文献
60.
在新一届的IDF上,Intel展示了其最宏伟的x86架构改进计划,涉及20余款应用于不同层面的核心,其公开的路线图直接规划到了2008年,甚至2009年的相关动向也已经有了提及。于业界而言,这无疑是一枚重磅炸弹,将给未来带来深远的影响。[编者按] 相似文献