排序方式: 共有83条查询结果,搜索用时 31 毫秒
41.
42.
43.
44.
针对跳频通信中DDFS固有噪声的特点,提出了利用变通带PLL电路将其滤除的方法,设计了DSP控制的多VCO宽频带PLL电路,并讨论了应用该电路实现对大范围宽频带跳变信号的跟踪问题,从而解决了更大频率范围内PLL对信号的跟踪锁定能力。 相似文献
45.
介绍了数字式移相信号发生器,它是人机接口模板和移相信号产生模板的双CPU系统,模板之间采用串行通信,测量、显示功能齐全.信号产生模板采用了高集成混合信号SOC单片机两路12位快速D/A的直接数字频率合成DDFS技术,用软件主要解决了高频时步进相位差的精度要求问题.实测数据的主要技术指标说明具有简单、实用等特点. 相似文献
46.
基于FPGA的直接数字频率合成器设计 总被引:1,自引:0,他引:1
随着数字集成电路和微电子技术,尤其是现场可编程门阵列(FPGA)器件的发展产生了第三代频率合成技术--直接数字频率合成(DDFS).本文介绍了利用可编程逻辑门阵列FPGA器件实现直接数字频率合成器(DDFS)的工作原理;给出了利用ALTERA公司的FPGA芯片(FLEX10K系列EPF10K10LC84-4器件)完成DDFS系统设计的具体方法.在设计中所用编程语言是VHDL. 相似文献
47.
48.
直接数字频率合成杂散抑制方法的研究 总被引:10,自引:0,他引:10
在理想条件下分析了直接数字频率合成(DDFS)输出信号的主频谱,在此基础上,引入了延时叠加法来减少其杂散分量,本文也讨论了DDFS线路中器件本身的非理想特性引起的量化噪声及减小量化噪声的方法,采用上述这些方法后,DDFS输出信号的频谱中的杂散和噪声得到了较大的改善,如要进一步抑制DDFS的杂散和噪声,则应考虑应用DDFS+PLL方案。 相似文献
49.
双路相位差可调信号发生器的设计 总被引:1,自引:1,他引:1
为了进行双路信号相位的研究,提出基于DDFS的双路相位差可调信号发生器的系统设计.系统利用单片机和FPGA实现了双路正弦信号输出,输出频率范围为0.003 Hz~750 kHz,分辨率为0.003 Hz,相位差调节范围为0°~359°,分辨率为0.01°,幅度范围为-5~ 5 V,分辨率为0.005 V.它不仅可输出2路相同频率、相位差可调的正弦信号,而且可分别作为2路独立的可调频、调幅、调相的信号发生器使用.经测试验证,系统运行稳定、操作方便. 相似文献
50.