排序方式: 共有69条查询结果,搜索用时 0 毫秒
61.
提出了基于NiosII嵌入式处理器的噪声干扰模拟器的设计方法。由控制计算机控制NiosII嵌入式处理器读写相应的表格能够实现产生各种样式的波形,及实现幅度调制(AM)、频率调制(FM)、相位调制(PM)及组合的调制方式。 相似文献
62.
本文提出了一种基于SOPC的LED网络控制器的设计方法。采用FPGA+SRAM+PHY/MAC的结构,构建了网络控制器硬件平台。采用软硬件协调设计理念,通过添加NiosII自定义外设IP软核、利用FPGA和外部SRAM构建大容量FIFO以及优化网卡驱动程序,实现TOE和RDMA功能,从而提高网络控制器的带宽、保证LED屏画面流畅。系统测试表明,控制器性能稳定,NiosII工作在50MHz时,网络控制器接收UDP数据的带宽为60Mbps。 相似文献
63.
为了实现有线网络难以覆盖的远程数据传输,设计了基于NiosII系统的远程数据传输系统。系统中使用FPGA芯片的IP核构建NiosII控制系统和与3G模块通信的UART接口,同时设计了数据传输控制程序和通信协议,实现了通过3G无线网络的数据远程传输。针对电力系统的远程数据采集进行了测试,系统功能完善,运行可靠。 相似文献
64.
提出了一种基于SoPC的嵌入式USB主机的设计方案,将NiosII软核处理器嵌入到FPGA,控制USB主控制器SL811HS实现USB的点对点的数据传输,体现了其设计的先进性,并通过一个实例,详细地说明了USB主机在信息安全领域的简单应用,测试结果表明该方案的实用性和有效性。 相似文献
65.
66.
67.
68.
彩灯控制设计是一个典型的EDA实验,以往都是用硬件描述语言VHDL或Verilog编写程序,在FPGA芯片上用纯硬件逻辑来实现。本设计是基于NiosII软核的软硬件复合的SOPC系统设计实现的。并在Altera公司CycloneII FPGA芯片EP2C35上验证实现彩灯功能。 相似文献
69.
本文介绍了在FPGA上利用VerilogHDL语言实现语音记录仪的设计.系统以Altera公司的NiosII 嵌入式软处理器为核心,采用硬盘作为数据储存媒介,自定义Verilog模块实现语音信号的A/D转换及控制硬盘读写.使用Quartus II平台自带的SOPC Builder设计工具,将处理软核,外围设备和用户定义逻辑集成到一片FPGA芯片上,海量的存储空间能实现对语音长时间的记录减小了系统体积,提高了处理速度,增强系统的实用性.实验结果表明:该系统具有电路接口简单,可靠性高,录音时间超长等特点,具有广阔的应用前景. 相似文献