首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   21514篇
  免费   1492篇
  国内免费   972篇
电工技术   3634篇
综合类   1988篇
化学工业   328篇
金属工艺   589篇
机械仪表   2463篇
建筑科学   453篇
矿业工程   623篇
能源动力   286篇
轻工业   206篇
水利工程   359篇
石油天然气   230篇
武器工业   352篇
无线电   4452篇
一般工业技术   624篇
冶金工业   156篇
原子能技术   131篇
自动化技术   7104篇
  2024年   27篇
  2023年   94篇
  2022年   139篇
  2021年   168篇
  2020年   226篇
  2019年   211篇
  2018年   190篇
  2017年   362篇
  2016年   391篇
  2015年   590篇
  2014年   980篇
  2013年   833篇
  2012年   1382篇
  2011年   1688篇
  2010年   1712篇
  2009年   1978篇
  2008年   1845篇
  2007年   2128篇
  2006年   2102篇
  2005年   1784篇
  2004年   1338篇
  2003年   1115篇
  2002年   782篇
  2001年   486篇
  2000年   323篇
  1999年   217篇
  1998年   147篇
  1997年   146篇
  1996年   117篇
  1995年   87篇
  1994年   98篇
  1993年   66篇
  1992年   41篇
  1991年   45篇
  1990年   18篇
  1989年   24篇
  1988年   19篇
  1987年   13篇
  1986年   4篇
  1985年   11篇
  1984年   7篇
  1983年   6篇
  1982年   6篇
  1981年   7篇
  1980年   5篇
  1978年   2篇
  1977年   2篇
  1976年   3篇
  1974年   3篇
  1962年   2篇
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
991.
This paper presents the implementation of a wireless multimedia DSP chip for mobile applications. The implemented DSP chip supports communication instructions for Viterbi, timing synchronization, etc. as well as multimedia instructions. The DSP can handle variable length data and perform four MACs in a cycle. The proposed DSP employs parallel processing techniques, such as SIMD, vector processing, DSP schemes and adopts low power features for wireless applications. The implemented DSP chip includes test circuits and various peripherals, such as DMA, bus arbitration, timer, etc. This chip has been modeled by Verilog HDL and implemented using the 0.35 m HCB60 library. The total gate count excluding memory is about 170,000 gates and the clock frequency is 100 MHz.Junghoo Lee received the B.S. degree in electronic engineering from Ajou University, Suwon, Korea in 2002. He is currently working toward the Ph.D. degree with School of Electrical and Computer Engineering, Ajou University. His main research interests include SOC design and application-specific DSP chip design.Myung H. Sunwoo received the B.S. degree in electronic engineering from the Sogang University in 1980, the M.S. degree in electrical and electronics from the Korea Advanced Institute of Science and Technology in 1982, and the Ph.D. degree in electrical and computer engineering from the University of Texas at Austin in 1990.He worked for Electronics and Telecommunications Research Institute (ETRI) in Daejeon, Korea from 1982 to 1985 and Digital Signal Processor Operations, Motorola, Austin, TX from 1990 to 1992. Since 1992, he has been a Professor with the School of Electrical and Computer Engineering, Ajou University in Suwon, Korea. In 2000, he was a Visiting Professor in the Department of Electrical and Computer Engineering, the University of California, Davis, CA. He is the Director of the National Research Laboratory sponsored by the Ministry of Science and Technology. His research interests include VLSI architectures, SOC design for multimedia and communications, and application-specific DSP architectures.Dr. Sunwoo has published more than 120 papers in international transactions/journals and conferences and also has 28 patents including five U.S. patents. He served as a Technical Program Chair of the IEEE Workshop on Signal Processing Systems (SIPS) in 2003 and a member of the technical program committee of various international conferences. He has received a number of research awards from the Ministry of Commerce, Industry and Energy, Samsung Electronics, and professional foundations. He served as an Associate Editor for the IEEE Transactions on Very Large Scale Integration (VLSI) Systems (2002–2003) and as a Guest Editor for the Journal of VLSI Signal Processing (Kluwer, 2004). Currently, He is a Senior Member of IEEE and a Chair of the IEEE CAS Society of the Seoul Chapter.  相似文献   
992.
许言  马超 《信息技术》2010,(7):130-131,160
提出一种以高度集成的CMOS图像传感器模组作为光学图像接收器件,以高速DSP处理器作为核心处理器件的基于CMOS图像传感器和高速DSP处理器的图像采集系统。介绍了系统的硬软件设计和质心计算的算法。结果表明,基于高速DSP处理器的CMOS图像采集系统可作为独立单元存在,并具有体积小、处理速度快、成本低且功耗低等优点。  相似文献   
993.
由于MATLAB/Simulink本身就是一款优秀的系统建模和算法仿真工具,Modelsim是国内最为常用的HDL仿真工具,利用Link for modelsim使Modelsim与Simulink协同工作,使得算法设计和验证在同一款软件中完成。避免了不同开发环境下的兼容性问题,极大地简化了设计的复杂度,加快了开发进程。提出利用基于模型的设计方法,可以将算法与硬件实现联合起来,对于算法的开发以及后期硬件实现都会带来极大的方便。详细介绍了Modelsim与MATLAB/Simulink联合仿真的接口技术、模型的搭建,以及通过利用16 QAM调制与解调的应用实例来验证系统的正确性。  相似文献   
994.
唐浩  张棠棣  姜伟 《电视技术》2011,35(4):67-69,80
针对目前广告机实时性差、模式单一以及更新维护困难等不足,提出了一套基于Hi3510的无线多媒体广告机终端设计方案.对终端软硬件设计进行了详细阐述,并探讨了设计方案中ARM和DSP双核协同开发以及视频解码播放的关键技术.  相似文献   
995.
为了实现网侧电流正弦化及输入端高功率因数,针对单相三电平PWM整流器,本文首先分析了单相三电平PWM整流器的工作原理,给出了控制系统的总体控制思想,为了减少直流侧电压、网侧电压、网侧电流因传感器采样误差和电磁干扰等因素产生的高次谐波,探讨了一种适用于单相PWM整流器谐波抑制的数字滤波器设计方法,实验验证了该算法的有效性。  相似文献   
996.
提出了一种光纤入侵信号检测及识别算法,并根据 算法的处理时间及运算特点分解映射在现场 可编程逻辑门阵列(FPGA)和数字信号处理(DSP)组成的嵌入式处理器上进行实现。处理 流程分为3部分:首先对原始信号进行3Hz高通滤波,将经过高通滤波后的信号平均分成两部分分别由 两块DSP板并行处理以节省时间开销,且后续所有操作均采用并行方式,将滤波后数据进行 标准化并与检测阈值进 行比较,大于阈值则判为振动并置1,否则置0,从而得到单路检测结果;然后根据上述检测 结果提取用于 识别的数据;最后将数据输入识别模块进行机械、走路和镐刨信号的特征提取并得出识别结 果。实验结果表明, 本文算法可以有效检测和识别光纤入侵信号,且提高了运算速度,满足了光纤预警系统(OFPS )对检测及识别信号类型的实时性要求。  相似文献   
997.
冯维婷  刘峥  张守宏 《电子质量》2004,(7):76-77,64
本文介绍了利用AD公司新一代高性能DSP芯片TigerSHARC TS101S构成的一个信号处理系统.文中讲述了此DSP芯片的特点,DSP芯片在信号处理系统中的应用以及电路设计.本文对于其它工程设计具有参考价值.  相似文献   
998.
基于高速双DSP的柔性机载实时图像跟踪系统研究   总被引:1,自引:1,他引:1  
给出了以两片高性能TMS320C6414作为核心处理器,并辅以FPGA来实现系统逻辑时序控制,从而组成双DSP柔性机载实时图像处理系统的设计方案。同时对系统的硬件资源选择及工作流程进行了讨论。  相似文献   
999.
刘广忱  孟博  张英贤 《兵工自动化》2007,26(10):60-61,64
空间矢量脉宽调制是依据变换器空间电压(电流)矢量切换来控制变换器的一种新颖思路的控制策略.利用Freescale公司数字信号处理器56F805实现空间矢量脉宽调制.DSP 56F805包含PWM、故障保护、程序和数据Flash等模块.采用标么值系统可以提高运算精度,并可使各种容量电机的物理量及控制系统中各调节器的参数范围大致相同.DSP程序通过判断指令所在扇区、计算占空比等步骤产生PWM波.将PWM波经LC滤波得到实验波形,验证了利用DSP 56F805实现SVPWM的可行性.  相似文献   
1000.
燃气活塞式弹翼展开动力系统内弹道性能分析   总被引:3,自引:0,他引:3  
为了给某型燃气活塞式弹翼展开动力系统的研制和改进提供理论依据,根据弹翼展开机构的具体结构,考虑展开动力系统与展开执行机构之间的耦合联动关系及弹翼展开过程中的气动负载等,建立了该动力系统的内弹道性能分析模型并完成了性能计算,将计算结果与试验数据进行了对比分析,两者基本吻合.研究结果表明,该模型可为工程实践提供理论支持.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号