排序方式: 共有171条查询结果,搜索用时 0 毫秒
81.
82.
83.
84.
研究基于SOPC的视频解码系统中二维IDCT硬件设计与实现.针对二维IDCT的运算量大、乘法运算多,导致占用FPGA资源多和系统速度慢等问题,其设计采用-维IDCT复用,研究分布式算法实现乘法累加,并使用偏移二进制编码来减小其查找表大小,其直接占用FPGA逻辑单元内的查找表LUT,没有寄存器或内置RAM.综合结果表明,... 相似文献
85.
基于MicroBlaze的PetaLinux嵌入式操作系统移植 总被引:2,自引:0,他引:2
近年来,SoPC(System On a Programmable Chip,可编程片上系统)的应用日益增多。针对此趋势,系统介绍了Xilinx公司的MicroBlaze软核处理器和PetaLinux操作系统的特点,利用EDK开发套件搭建一个基于MicroBlaze的硬件平台,并研究了PetaLinux的移植、自定义设备驱动的添加、配置和启动。实验证明,使用PetaLinux开发的SoPC能够满足用户复杂多变的需要,且构建简单、快速,缩短了产品的开发周期。 相似文献
86.
87.
针对FPGA IP核在可进化可编程系统芯片(SoPC)中嵌入时存在FPGA IP核端口时序控制和位流下载的问题,实现一种适用于可进化SoPC芯片的FPGA接口。该FPGA接口使用异步FIFO、双口RAM的结构和可扩展的读/写命令传输方式来实现FPGA IP核与系统的异步通信。嵌入式CPU可以通过FPGA接口实现FPGA IP核的片内位流配置。FPGA接口中的硬件随机数发生器实现进化算法的硬件加速。使用自动验证平台与FPGA原型验证平台对FPGA接口进行验证来实现验证的收敛。测试结果表明,FPGA接口成功实现了嵌入式CPU与FPGA IP核的通信,完成芯片内的进化。 相似文献
88.
以Altera公司的DE2-70 Nios开发板和GPS模块为硬件平台,采用SoPC技术,完成了以串口为通信模式的GPS接收系统的设计,该设计可接收外部GPS设备发送来的数据包,并按照GPS规定的数据形式对数据格式进行分析,提取其中的重要地理信息,为嵌入式系统添加GPS接收模块提供了新思路. 相似文献
89.
在基于FPGA的SoPC系统中,信号处理IP核是信号处理系统的功能核心,也是信号处理SoPC设计的重点,因此对来自信号处理IP核的中断请求处理也成为SoPC设计实现的重点.在基于PowerPC处理器的信号处理SoPC中,处理机的外部中断控制器(EIC)与IP核总线接口(IPIF)中断服务模块共同构建了具有多个层次的分层中断模型,使得SoPC的中断实现具有了特殊性.本文首先介绍了IPIF接口结构,然后研究了基于IPIF的中断实现机制,最后给出了一个在雷达实时信号处理SoPC中的中断实现以及常见问题和解决方案. 相似文献
90.
一种基于SoPC嵌入式单片解决方案的实时边缘检测系统,利用FPGA片上逻辑资源实现了对640×512大小的动态8 bit灰度图像的实时边缘检测运算,并利用片内NiosⅡ处理器对系统进行控制。分析了系统组成、工作原理、性能数据处理算法及实现过程。 相似文献