首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   131篇
  免费   14篇
  国内免费   4篇
电工技术   15篇
综合类   8篇
化学工业   2篇
金属工艺   6篇
机械仪表   8篇
矿业工程   3篇
轻工业   3篇
石油天然气   2篇
武器工业   2篇
无线电   58篇
一般工业技术   3篇
冶金工业   1篇
原子能技术   2篇
自动化技术   36篇
  2024年   1篇
  2023年   2篇
  2022年   4篇
  2021年   6篇
  2020年   5篇
  2019年   8篇
  2018年   2篇
  2017年   4篇
  2016年   9篇
  2015年   2篇
  2014年   12篇
  2013年   9篇
  2012年   12篇
  2011年   12篇
  2010年   7篇
  2009年   7篇
  2008年   8篇
  2007年   6篇
  2006年   9篇
  2005年   3篇
  2004年   3篇
  2003年   4篇
  2002年   7篇
  2001年   1篇
  1999年   2篇
  1996年   2篇
  1995年   1篇
  1977年   1篇
排序方式: 共有149条查询结果,搜索用时 15 毫秒
51.
本文介绍了PASSIM7000卷接机组进行升级改造的方法,通过对现有设备进行升级改造,达到上下游设备生产速度匹配的目的,通过使用效果可以看出,升级改造后的设备可以提高烟支卷接质量和设备运行效率、降低备件消耗,是卷烟工业企业节能增效的一种有效途径。  相似文献   
52.
中国散裂中子源(CSNS)快循环同步加速器(RCS)是一台高束流功率质子加速器,凸轨磁铁脉冲(BUMP)电源是CSNS注入系统的重要设备。根据CSNS工程建设的要求,需在预研阶段研制一套凸轨电源控制样机,用于研究和解决控制系统建造中的一些关键技术。注入凸轨电源样机通过横河公司生产的WE7000测量系统实现对脉冲电源的控制,根据物理设计需要可完成对电源的任意波形给定输出并实现对电源输出波形的回采显示。本文主要介绍了基于EPICS系统的WE7000设备驱动的开发,以及在此基础上研制的注入凸轨脉冲电源控制样机的应用。通过联机测试的结果表明,该样机满足对注入凸轨脉冲电源的控制要求,达到了预研目的。  相似文献   
53.
基于FPGA的多路高速串并转换器设计   总被引:1,自引:0,他引:1       下载免费PDF全文
仲建锋  胡庆生  孙远   《电子器件》2008,31(2):657-660
高速串并转换器的设计是FPGA设计的一个重要方面,传统设计方法由于采用FPGA的内部逻辑资源来实现,从而限制了串并转换的速度.该研究以网络交换调度系统的FGPA验证平台中多路高速串并转换器的设计为例,详细阐述了1:8DDR模式下高速串并转换器的设计方法和16路1:8串并转换器的实现.结果表明,采用Xilinx Virtex-4的ISERDES设计的多路串并转换器可以实现800 Mbit/s输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求.  相似文献   
54.
尽管正交频分复用(OFDM)是一种抗干扰和抗衰落能力都很强的调制技术,但由于信道的特殊性,在基于OFDM的低压电力线通信中仍要使用均衡技术。本文提出了基于OFDM的低压电力线通信系统的均衡模块的系统结构和时域、频域均衡算法,最后又介绍了算法和结构在FPGA上的实现,给出了MAC单元框图,LMS算法框图和粗略的Verilog程序框图以及行为仿真结果。  相似文献   
55.
如果饮用水中的土臭素与2-甲基异莰醇的含量超标,往往会造成致嗅现象。因此,供水企业对这类嗅味物质的有效去除一直十分关注。在实践中,通过传统方法很难实现有效去除,且对这类嗅味物质的检测与分析也存在诸多不足。本文应用自动SPME技术连接thermo scientifi cTM ISQ 7000 GCMS,实现了对2-甲基异莰醇和土臭素的高效率、高灵敏度的检测,其最低检出质量浓度分别为1.0 ng/L和0.49 ng/L,满足饮用水中土臭素和2-甲基异莰醇的检测要求。  相似文献   
56.
本文提出了一种从较高的行为级描述进行FPGA设计,从而替代传统的以原理图作为设计输入的方法。通过高级综合,可以把用户所给出的行为功能描述自动转化为较低层 次的结构描述,并进一步与FPGA设计系统相连完成最终设计。  相似文献   
57.
A novel portable infrared imaging system based on uncooled focal plane array and programmable system-on-chip (SoC) was proposed. The latest Xilinx Zynq-7000 was used to integrate the main part of the system into a single SoC. Parallel arithmetic units and digital modules were implemented on the programmable logic (PL) of Zynq-7000 to decrease system size and ensure the real-time p nonuniformity correction, while programs running on the processing system (PS) of Zynq-7000 controlled the system work flow and provided human-machine interfaces using open-source software such as Linux and OpenCV. Meanwhile, industry standard advanced extendable interface (AXI) buses were adopted to encapsulating standardized IP cores and build high speed data exchange bridges between units within Zynq-7000. Test results indicate that the image quality and real-time performance of the system can meet application requirements. And it provided a more flexible and extendable solution for evaluating and deploying infrared image enhancement and nonuniformity correction algorithms.  相似文献   
58.
System on a chip (SoC) creates massive design challenges for SoC‐based designers. The design challenges start from functional, architectural verification complexity and finally meeting performance constraints. In addition, heterogeneity of components and tools introduces long design cycles. The Software‐Defined System‐on‐Chip (SDSoC) developed by Xilinx is used to create custom SoC on a heterogeneous FPGA‐CPU platform. The SDSoC tool provides fast, flexible, and short design cycle to develop heterogeneous FPGA‐CPU platform. The objective of this paper is to introduce a new automated design technique to build a SoC on a heterogeneous FPGA‐CPU platform that meets design requirements using SDSoC tool. In this paper, the typical SDSoC design flow is introduced. In addition, a new automated SDSoC design technique is developed to design SoC on a heterogeneous FPGA‐CPU platform on the basis of performance metrics such as area, power, and latency. Design of physical downlink shared channel (PDSCH) in long‐term evolution (LTE) is presented as a case study. This paper provides the implementation of the transmitter and the receiver of the PDSCH in LTE using SDSoC tool and selects a platform that meets performance metrics constraints.  相似文献   
59.
宋玲  高羽 《微处理机》2011,32(6):12-13
Virtex型FPGA芯片是Xilinx公司芯片系列中的一种,Virtex系列的数据流及配置逻辑与XC4000的数据流及配置逻辑有显著不同,但却与Xilinx的FPGA家族保持了很大的兼容性.这里详细介绍了Virtex系列FPGA芯片的数据流大小及结构.  相似文献   
60.
随着现代工业科技飞速发展,某些特定的大容量数据系统要求有很高的采样频率及较高的通信效率。本文通过ADC12D800RF实现高速采样,并基于 Xilinx Virtex6 FPGA的 GTX高速串行接口实现可靠高速传输,从而满足大容量高速数据系统的要求。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号