全文获取类型
收费全文 | 2039篇 |
免费 | 276篇 |
国内免费 | 157篇 |
专业分类
电工技术 | 284篇 |
综合类 | 207篇 |
化学工业 | 62篇 |
金属工艺 | 30篇 |
机械仪表 | 133篇 |
建筑科学 | 84篇 |
矿业工程 | 26篇 |
能源动力 | 7篇 |
轻工业 | 24篇 |
水利工程 | 24篇 |
石油天然气 | 15篇 |
武器工业 | 13篇 |
无线电 | 787篇 |
一般工业技术 | 125篇 |
冶金工业 | 52篇 |
原子能技术 | 17篇 |
自动化技术 | 582篇 |
出版年
2024年 | 12篇 |
2023年 | 21篇 |
2022年 | 66篇 |
2021年 | 48篇 |
2020年 | 48篇 |
2019年 | 40篇 |
2018年 | 37篇 |
2017年 | 71篇 |
2016年 | 76篇 |
2015年 | 94篇 |
2014年 | 142篇 |
2013年 | 137篇 |
2012年 | 170篇 |
2011年 | 190篇 |
2010年 | 125篇 |
2009年 | 125篇 |
2008年 | 155篇 |
2007年 | 171篇 |
2006年 | 160篇 |
2005年 | 123篇 |
2004年 | 85篇 |
2003年 | 74篇 |
2002年 | 66篇 |
2001年 | 55篇 |
2000年 | 32篇 |
1999年 | 36篇 |
1998年 | 28篇 |
1997年 | 21篇 |
1996年 | 17篇 |
1995年 | 13篇 |
1994年 | 9篇 |
1993年 | 7篇 |
1992年 | 3篇 |
1991年 | 2篇 |
1990年 | 2篇 |
1988年 | 3篇 |
1987年 | 4篇 |
1986年 | 1篇 |
1978年 | 1篇 |
1963年 | 1篇 |
1959年 | 1篇 |
排序方式: 共有2472条查询结果,搜索用时 15 毫秒
21.
以某住宅小区的自动控制为例,利用三菱PLC的定时计数功能组成电子时钟,按预先设定的时段定时启动各控制程序,完成相应的控制功能,取得了很好的效果,对其它自动控制也有一定的借鉴作用。 相似文献
22.
提出一种在带障碍情况下,基于延迟合并嵌入方法的时钟树构建算法,并在时钟树构造过程中引入了轨迹图以保证布线可以绕过障碍.该算法以已知障碍为布线约束,首先自底向上计算时钟树内部节点的可能位置,然后自顶向下确定每个节点的确切位置.实验结果表明,该算法能够正确、有效地实现有障碍存在时的时钟树布线,线长优化率超过7%. 相似文献
23.
该文提出了一种增强型PTP光纤级联精细时频同步方法,该方法以PTP同步技术为基础,结合同步以太网时钟传递技术和基于数字双混频时差法的多级级联精细时钟同步技术,对PTP技术进行改进和增强,然后基于该方法,通过多级时频设备光纤级联的形式实现多节点、大跨度、网络化的时频信号传递与同步输出,并解决多级级联情况下同步精度会逐级恶化的问题,实现ns量级的系统时间同步精度,保证系统各环节在高度统一的时间尺度下进行高效同步与联动工作。通过设计、试验,验证了该方法的可行性和有效性。 相似文献
24.
25.
为了降低高速串行接口的时钟数据恢复(CDR)电路的功耗,在研究、分析现有时钟数据恢复结构的基础上,提出了一种新的时钟数据鉴相算法及其电路实现方法。新的电路设计仅使用一个高速采样时钟,比传统的鉴相电路减少一半的采样率,从而减少了前端采样模块的功耗。该鉴相算法采用统计方法减小鉴相时钟的噪声,进而达到很低的误码率。该鉴相算法可使用数字综合的方法实现,工作在较低的频率下,这样便于迁移到不同的工艺中。整个电路使用40nm工艺实现,实际芯片测试数据表明,使用该电路的接收端可以稳定工作在13Gb/s的速率下,功耗达到0.83p J/bit,误码率低于10E-12。 相似文献
26.
随着现代被测对象复杂性的增加以及单一接口形式测试总线产品种类的限制,大多情况下必须要构建多总线平台一体化测试系统;然而不同接口形式的测试设备时钟同步和触发机制不同,多总线平台一体化过程中时钟同步和触发的统一是必须要考虑的问题;在提出了基于硬线的方式、基于PTP的方式以及混合方式三种时钟同步和触发设计的同时,以在研项目硬件设备为平台,对其性能进行了测试;结果显示,方案不同同步精度不同,基于硬线和PTP的方式最大同步偏差分别为50ns和523ns,可适用于不同的测试场景. 相似文献
27.
CHEN YingMei WANG ZhiGong & ZHANG Li Institute of RF- & OE-ICs Southeast University Nanjing China 《中国科学:信息科学(英文版)》2011,(6):1293-1299
A high-scale integrated optical receiver including a preamplifier, a limiting amplifier, a clock and data recovery (CDR) block, and a 1:4 demultiplexer (DEMUX) has been realized in a 0.25 μm CMOS technology. Using the loop parameter optimization method and the low-jitter circuit design technique, the rms and peak-to-peak jitter of the recovered 625 MHz clock are 9.4 and 46.3 ps, respectively, which meet the jitter specifications stipulated in ITU-T recommendation G.958. In response to 2.5 Gb/s PRBS input da... 相似文献
28.
实时时钟在工业系统中具有良好的应用前景.本系统以微控制器LPC2131为核心控制器,控制内部实时时钟,实现对秒、分、小时等各个时间寄存器的准确操作,通过串口将采集到的数据发送到上位机.本文详细给出硬件设计总体框图、设计原理和软件实现的方法,得出了实验结果.这种实时时钟的控制方法,很容易应用到现代工业以及各种智能化应用系... 相似文献
29.
IEEE 1588精密时钟同步协议2.0版本浅析 总被引:3,自引:0,他引:3
在分布式测控系统中,各分布式设备、独立的智能传感器、作动器与系统之间的时钟同步是系统测控数据有效性的关键。IEEE 1588精密时钟同步协议有效地解决了分布式测控系统时间同步问题,也是新测试系统总线标准LXI的核心技术之一。首先介绍了IEEE 1588时钟同步的基本原理,之后主要针对最新发布的IEEE 1588 2.0版本所采用的新技术、新方法进行了分析,为进一步研究打下基础。 相似文献
30.
突发模式误码测试仪与一般连续误码测试仪不同,其接收端在误码比对前要实现在十几位内,对具有相位跳变特点的信号进行时钟提取和数据恢复,并且在误码比对时须滤除前导码和定界符,仅对有效数据进行误码统计。本文提出一种基于FPGA实现的高速突发模式误码测试仪设计方案,并介绍该方案的总体设计过程,以及FPGA中主要功能逻辑模块的工作原理和控制系统的设计。该测试仪应用于1.25GHz GPON系统突发式光接收模块的误码测试中,具有较好的性能和实际意义。 相似文献