首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   69篇
  免费   4篇
  国内免费   3篇
电工技术   7篇
综合类   8篇
机械仪表   2篇
能源动力   1篇
无线电   35篇
一般工业技术   1篇
原子能技术   1篇
自动化技术   21篇
  2021年   2篇
  2015年   1篇
  2014年   7篇
  2013年   2篇
  2012年   11篇
  2011年   4篇
  2010年   6篇
  2009年   3篇
  2008年   12篇
  2007年   5篇
  2006年   4篇
  2005年   11篇
  2004年   3篇
  2003年   1篇
  2002年   2篇
  2001年   2篇
排序方式: 共有76条查询结果,搜索用时 15 毫秒
31.
首先简要介绍了CDMA匹配滤波器工作原理和结构框图,并给出了CDMA匹配滤波器的硬件结构图,在此基础上用Verilog硬件描述语言对CDMA并行匹配滤波器进行了描述,并在Xilinx公司的ModelSimXE Ⅱ上进行了相应的仿真和验证.  相似文献   
32.
白行设计的用于频率测量的ASIC采用白顶向下的设计方法,用verilog语言建模,使用cadenceverilog仿真工具,保证了芯片具有可靠的性能和精度,同时设计周期也大为缩短。  相似文献   
33.
施根勇  黄世震 《电子器件》2012,35(2):227-231
面对日益华丽的OSD开发,出现了加载OSD信息的速度瓶颈。设计基于SPI总线,在FLASH与视频字符处理模块之间建立一条高速通道。该设计使用Verilog HDL语言实现RTL设计,详细阐述了高速SPI的设计思路,详细说明了IP核的系统架构,接口信号和子模块设计。经过FPGA验证结果表明,传输速率大幅度提高,满足在了OSD应用中高带宽的速度要求。  相似文献   
34.
设计基于AD7846和FPGA的数/模转换电路,介绍AD7846的主要特点、基本结构、引脚功能和工作原理,设计基于AD7846转换芯片的数/模转换硬件电路,利用Verilog语言描述AD7846的控制时序,并给出具体的仿真结果。实践结果证明,该设计可行,可取代传统的"CPU+专用的数/模转换(D/A)芯片"设计结构,进一步提高系统的可靠性和抗干扰能力。  相似文献   
35.
基于FPGA的数据采集系统设计   总被引:1,自引:0,他引:1  
随着信息技术的飞速发展,各种数据的采集和处理在现代工业控制和科学研究中已成为必不可少的部分。数据采集系统是计算机智能仪器与外界物理世界联系的桥梁,是获取信息的重要途径。以Xilinx公司的Spartan-3系列FPGA芯片XC3S400为核心,采用TI公司的TLC0820型号的A/D转换器作为模数转换器件,设计了一个基于FPGA的数据采集系统,并用Verilog HDL语言作为描述语言实现了对TLC0820的采样控制和FPGA的数据处理等过程的控制,以Xilinx ISE 9.1i软件为平台,进行了设计输入、分析与综合、仿真与验证等过程仿真实现了这一系统。  相似文献   
36.
NiosⅡ软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosⅡ软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过Quar-tusⅡ软件,给出了实验仿真结果。  相似文献   
37.
高涛  白璘 《电子设计工程》2012,20(14):120-122
文中通过深入研究三维离散小波变换(3D DWT)核心算法并根据序列图像编码的特点,设计并实现了一种适合硬件实现的高效的三维小波变换VLSI结构。编写了相应verilog模型,并进行了仿真和逻辑综合。仿真结果表明行列滤波并行处理并采用流水线设计方法,加快了运算速度,有效降低了片内存储容量。  相似文献   
38.
雷达数字编码波形发生器CPLD实现与优化   总被引:1,自引:0,他引:1  
刘笃仁  秦金明 《现代雷达》2005,27(12):53-56
介绍了一种基于CPLD的可程控雷达数字编码波形发生器的优化设计与实现,叙述了用Vefilog HDL进行设计的思想,阐述了Verilog HDL在在系统可编程(ISP)开发平台——ispLEVER上的应用与设计流程,给出了用Lattice半导体公司CPLD之LC51024VG-5F484C实现的方法。整个系统设计简洁明了,高效快捷,编码波形发生器实现了三个任意可变:波形的码元宽度任意可变;重复周期任意可变;码元个数任意可变。最大码元bit数可根据实际需要随时升级改动,而这种改动只需要轻松改动设计源文件顶层模块中所调用的移位寄存器和锁存器的个数。经仿真、综合、优化、适配,可重新下载到所选用的CPLD中,不需要改动其他外围电路,十分灵活、方便。  相似文献   
39.
随着集成电路规模和设计复杂度的快速增长,芯片验证的难度也不断加大,芯片验证的工作量达到了整个芯片研发的70%,已然成为缩短芯片上市时间的瓶颈.VMM是synopsys公司推出的基于systemverilog的一套验证方法学,已经成为SOC验证的主流方法学.SOC系统采用ARM9处理器和DSP处理器,基于AMBA总线架构...  相似文献   
40.
胡文静  邱崧  刘锦高 《电子器件》2004,27(4):680-682,704
在某些特殊应用场合,如数据采集,现场可编程逻辑器件(FPGA)需要借助微处理器来完成与上位机的数据通信,设计基于FPGA实现的通信接口电路IP核将大大提高FPGA器件的应用灵活性。本文以SCI通信接口电路为例详细阐述了接口电路的结构、工作原理;提出了基于复杂时序电路状态机嵌套的设计思想。给出了SCI接口电路的Verilog HDL语言描述及Xilinx ISE 6.1i平台下的仿真结果  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号