排序方式: 共有76条查询结果,搜索用时 15 毫秒
31.
首先简要介绍了CDMA匹配滤波器工作原理和结构框图,并给出了CDMA匹配滤波器的硬件结构图,在此基础上用Verilog硬件描述语言对CDMA并行匹配滤波器进行了描述,并在Xilinx公司的ModelSimXE Ⅱ上进行了相应的仿真和验证. 相似文献
32.
33.
34.
35.
基于FPGA的数据采集系统设计 总被引:1,自引:0,他引:1
随着信息技术的飞速发展,各种数据的采集和处理在现代工业控制和科学研究中已成为必不可少的部分。数据采集系统是计算机智能仪器与外界物理世界联系的桥梁,是获取信息的重要途径。以Xilinx公司的Spartan-3系列FPGA芯片XC3S400为核心,采用TI公司的TLC0820型号的A/D转换器作为模数转换器件,设计了一个基于FPGA的数据采集系统,并用Verilog HDL语言作为描述语言实现了对TLC0820的采样控制和FPGA的数据处理等过程的控制,以Xilinx ISE 9.1i软件为平台,进行了设计输入、分析与综合、仿真与验证等过程仿真实现了这一系统。 相似文献
36.
37.
文中通过深入研究三维离散小波变换(3D DWT)核心算法并根据序列图像编码的特点,设计并实现了一种适合硬件实现的高效的三维小波变换VLSI结构。编写了相应verilog模型,并进行了仿真和逻辑综合。仿真结果表明行列滤波并行处理并采用流水线设计方法,加快了运算速度,有效降低了片内存储容量。 相似文献
38.
雷达数字编码波形发生器CPLD实现与优化 总被引:1,自引:0,他引:1
介绍了一种基于CPLD的可程控雷达数字编码波形发生器的优化设计与实现,叙述了用Vefilog HDL进行设计的思想,阐述了Verilog HDL在在系统可编程(ISP)开发平台——ispLEVER上的应用与设计流程,给出了用Lattice半导体公司CPLD之LC51024VG-5F484C实现的方法。整个系统设计简洁明了,高效快捷,编码波形发生器实现了三个任意可变:波形的码元宽度任意可变;重复周期任意可变;码元个数任意可变。最大码元bit数可根据实际需要随时升级改动,而这种改动只需要轻松改动设计源文件顶层模块中所调用的移位寄存器和锁存器的个数。经仿真、综合、优化、适配,可重新下载到所选用的CPLD中,不需要改动其他外围电路,十分灵活、方便。 相似文献
39.
随着集成电路规模和设计复杂度的快速增长,芯片验证的难度也不断加大,芯片验证的工作量达到了整个芯片研发的70%,已然成为缩短芯片上市时间的瓶颈.VMM是synopsys公司推出的基于systemverilog的一套验证方法学,已经成为SOC验证的主流方法学.SOC系统采用ARM9处理器和DSP处理器,基于AMBA总线架构... 相似文献
40.