首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   69篇
  免费   4篇
  国内免费   3篇
电工技术   7篇
综合类   8篇
机械仪表   2篇
能源动力   1篇
无线电   35篇
一般工业技术   1篇
原子能技术   1篇
自动化技术   21篇
  2021年   2篇
  2015年   1篇
  2014年   7篇
  2013年   2篇
  2012年   11篇
  2011年   4篇
  2010年   6篇
  2009年   3篇
  2008年   12篇
  2007年   5篇
  2006年   4篇
  2005年   11篇
  2004年   3篇
  2003年   1篇
  2002年   2篇
  2001年   2篇
排序方式: 共有76条查询结果,搜索用时 15 毫秒
51.
快速傅里叶变换FFT作为数字信号处理的核心技术之一,使离散傅里叶变换的运算时间缩短了几个数量级,并在LTE中有重要的应用。现场可编程门阵列FPGA是近年来迅速发展起来的新型可编程器件。本文主要研究如何利用FPGA实现FFT算法,包括算法选取、算法验证、系统结构设计、FPGA实现和测试整个流程。设计采用Good-Thomas算法,利用Verilog HDL描述的方式实现了不定点FFT系统,并以FPGA芯片virtex4为硬件平台,进行了仿真、综合、板级验证等工作。仿真结果表明其计算结果达到了一定的精度,运算速度可以满足一般实时信号处理的要求。  相似文献   
52.
基于FPGA水声通讯编码的设计与实现   总被引:1,自引:1,他引:0  
  相似文献   
53.
分析了基于改进型单向耦合环状迭代点阵系统(IOCRML)的CPRS混沌加解密算法的原理,并在此基础上对该算法的硬件实现方法进行研究,用硬件设计语言(VerilogHDL)描述了该算法的基本过程和结构,完成了该混沌流密码的硬件加解密模块的设计。仿真后下载到FPGA,实际测量结果表明,系统的加解密速度达200Mbps,达到了实现以太网实时视频加解密的设计要求。  相似文献   
54.
用于嵌入式系统多路SPI Master接口设计   总被引:2,自引:2,他引:0  
文中根据嵌入式系统的特点,探讨多路SPI总线接口的设计,该设计作为一个IP软核,略作修改后,可以被无缝整合到各种形式的嵌入式系统中.  相似文献   
55.
采用硬件IP复用思想实现数控系统加减速控制,能提高开放式数控系统的可重构能力和响应实时性。本文提出了梯形、指数加减速控制的快速实现算法,基于硬件IP复用思想对加减速控制器进行模块化设计,并给出了相应的寄存器模型和仿真结果。  相似文献   
56.
介绍一种基于FPGA设计的激光振镜打标系统,采用verilog语言对其进行描述,并通过串口与PC机相连接,用EP2C70F895CSN芯片控制激光打标机打标,最后制作出电路板并进行实验验证。  相似文献   
57.
为了实现图像的实时处理,常采用现场可编程门阵列(FPGA)对采集到的图像数据首先进行格式转换处理。本文以对Micron MT9V112传感器的三种图像格式输出的处理为例,首先就YCbCr4:2:2转YCbCr4:4:4,RGB565转RGB888,Bayer格式转RGB888及降噪的原理进行了介绍,然后应用Verilog HDL语言设计出相应的硬件模块,最后结合MATLAB工具对硬件模块处理后的数据做了相应的仿真。仿真结果表明,该设计对分辨率低于640x480的图像数据能够很好的满足其实时性要求,达到了预期的效果。  相似文献   
58.
由于状态机不仅是一种电路的描述工具,而且也是一种思想方法,因而在电路设计的系统级和RTL级有着广泛的应用。如何编写出高质量、易维护和可复用的RTL级代码,这既对硬件工程师提出了新的挑战,又对硬件描述语言的抽象层次、语义及语法也提出了更高的要求。本文详细描述了如何使用新的System Verilog来构建FSM的寄存器传输级(RTL)编码技术,并且将现存有效的RTL编码风格与新的增强的System Verilog编码风格进行比较,以显示System Verilog在构建FSM中的优势。  相似文献   
59.
为了解决目前FPGA在控温电路中的设计难题,使可编程器件FPGA更好地为广大编程技术人员所掌握,在方法上采用对时间计数器(时钟)、状态机(时序电路)、显示驱动、输入输出信号和相应管脚等设置的编程,使用verilog语言设计控制器来实现对整机电路的控制,用开发系统下载芯片进行功能检查并完成调试仿真(检查仿真波形),详细描述控制事件的处理过程,并通过实例演示了该方法的实际效果。对于从事FPGA的研发技术人员在控温电路的设计思路上将提供一定的帮助。  相似文献   
60.
Verilog到VHDL翻译器的设计与实现   总被引:1,自引:1,他引:0  
描述了一个Verilog到VHDL翻译器Verilog2VHDL的设计与实现。首先将Verilog模块转换为中间格式,然后按照预定义的翻译规则,生成功能等价的VHDL设计实体。该翻译器目前只支持Verilog的一个子集。通过Verilog2VHDL,使得在Verilog-VHDL混合设计环境中重用Verilog设计成为可能。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号