排序方式: 共有41条查询结果,搜索用时 0 毫秒
1.
2.
3.
提出了一种基于分离比较cache的设计方法,其技术关键在于设计一个用来存储原标志低四位的全相联cache和分离标志比较器,以确保同时获得高性能和低能量损耗.SPEC95仿真结果表明,分离比较cache能够节省传统四路组相联cache13%的存取时间和45%~60%的能量损耗. 相似文献
4.
移动环境下索引广播技术的改进 总被引:1,自引:0,他引:1
在移动计算中,减少移动客户端的平均访问时间是一个重要的研究方向。为减少移动客户端的平均访问时间,在Huffman树索引技术的基础上提出深度优先的数据组织方式。在平均访问时间、调谐时间以及额外开销方面对常用的广度优先策略与深度优先策略进行分析与比较,表明深度优先策略的数据组织方式能进一步提高移动数据广播的性能。 相似文献
5.
近段时间,DDR2内存的价格下跌非常快,个别品牌的DDR2内存甚至和DDR内存价格一样。这里面的原因有很多,依笔者看来,短期内DDR2内存在市场上还不会成为主流,这里面原因有两个,一是Intel使用DDR2内存的平台价格居高不下,想要使用DDR2内存的用户还有所顾虑;另一个原因是AMD平台一直坚持着DDR内存的阵地,由于性价比好,这部分平台用户是不可能转投DDR2平台的怀抱,所以在接下来的文章里,我们还是介绍DDR内存的选购。 相似文献
6.
尽管Flash作为非易失性存储能满足特定的存储需求,但相对SDRAM它的成本更高,并且需要更长的存取时间.Mobile RAM是SDRAM的扩展产品,得益于工艺的进步和特殊的芯片设计,与同等密度的标准SDRAM相比,Mobile RAM提供了更低的工作电压、工作电流和待机电流,低功耗架构设计可通过温度补偿自刷新(TCSR)和有效存储空间部分阵列自刷新(PASR)两种方式,进一步降低在自刷新模式下的电流,耗电量可节省80%.Mobile RAM可以取代NOR Flash运行操作系统和应用软件,或者部分代替NAND Flash的数据存储功能. 相似文献
7.
设计了一种深亚微米 ,单片集成的 5 1 2 K( 1 6K× 32位 )高速静态存储器 ( SRAM)。该存储器可以作为IP核集成在片上系统中。存储器采用六管 CMOS存储单元、锁存器型敏感放大器和高速译码电路 ,以期达到最快的存取时间。该存储器用 0 .2 5μm五层金属单层多晶 N阱 CMOS工艺实现 ,芯片大小为 4.8mm× 3.8mm。测试结果表明 ,在 1 0 MHz的工作频率下 ,存储器的存取时间为 8ns,工作电流 7m A。 相似文献
8.
9.
10.
从计算机应用角度,对不久前通过部级验收的500MW复合循环锅炉火电机组仿真装置的总体结构、系统配置、信号采集与通信方式等做了较完整的介绍。通过运用MONITOR监控程序,对系统资源的开销情况做了观察、记录.经过实测看出了系统在某些方面存在的缺欠和不足。提出了维持原系统体系结构框架基本不变,应用程序尽量不改条件下,改进系统实时性的若干设想。 相似文献