排序方式: 共有5条查询结果,搜索用时 0 毫秒
1
1.
全数字锁相环(ADPLL)在数字领域中得到广泛的应用;针对目前锁相环功能单一、设计不灵活和设计效率低等缺点,利用硬件描述语言设计了一个高精度全数字锁相环IP核,锁相环IP的中心频率和带宽均可任意编程设置,利用了Quartus II8.0中的嵌入式逻辑分析仪进行了验证;验证结果表明,该IP核运行稳定,锁相精度高,具有一定的实用性和推广价值. 相似文献
2.
基于平均电流模式控制技术,设计并制作了一台1 kW单相Boost有源功率因数校正装置。功率因数校正系统设计采用双闭环控制方法,电流内环实现样机输入电流跟踪输入电压按正弦规律变化,电压外环维持输出电压不变。实验结果表明,实验样机可获得高功率因数,电流畸变小,并且样机动态响应速度快、抗干扰能力强。 相似文献
3.
4.
嵌入式课程的目标是培养学生实践能力,以嵌入式课程的改革为切入点,以广西民族师范学院通信工程专业为例,探讨了如何从理论知识、实践项目以及以科学竞赛带动课程等多个方面进行课程改革,以达到充分培养学生的专业实践能力,提高学生职业能力的目的。 相似文献
5.
针对正交频分复用系统中接收信号因受传输环境的大、小尺度衰落、多普勒衰落影响,使接收信号均值变化较大而导致ADC过载和解调器溢出的问题,提出了一种基于双环设计理念的数字AGC设计算法;该算法通过在解调器的设计中,引入前、后环反馈的双环AGC,使接收系统解调时动态地调节信号均值,防止均值发生过大跳变;实验仿真结果显示,接收信号时,该方法可以降低系统的均方差,有效地防止ADC过载和OFDM解调器溢出;当信号经历信道为动态信道,调节效果更佳。 相似文献
1