排序方式: 共有45条查询结果,搜索用时 0 毫秒
1.
串行传输技术具有更高的传输速率和更低的设计成本,被广泛应用于高速通信领域;研究了一种基于FPGA的LVDS高速数据传输系统方案,该方案以Altera FPGA芯片为核心,通过其LVDS I/O口稳定可靠地完成数据传输,系统采用Verilog语言完成8B/10B编解码、时钟数据恢复、CRC校验、字节边界调整、误码率测试模块等;通过实验表明,该方案既满足了长距离和高速数据传输的要求,又降低了系统成本。 相似文献
2.
针对数字接收机中如何全数字地实现位同步,设计了一种内插位同步法。利用内插与Gardner算法相结合的原理设计位同步,通过System Generator进行建模仿真,并直接生成代码下载到FPGA实现位同步。利用QPSK信号进行仿真分析,FPGA硬件协同仿真进行验证。实验结果表明,内插位同步法具有很好的位同步效果。 相似文献
3.
针对具有高度灵活性和开放性的通用软件无线电平台,提出了一种软件无线电系统管理模块技术方案。方案以软件无线电为核心,在硬件系统上实现软件管理操作环境搭建,研究FPGA全局动态重构技术,制定波形文件加载协议,实现波形文件在线升级和动态加载,完成数据远程网络通信以及基于嵌入式的图形界面设计,建立一个完善的软件无线电管理系统。实验结果表明,该方案能高效地实现对软件无线电平台的管理、调度、控制和配置。 相似文献
4.
由电路的不平衡和非线性引起的直流漂移 (DC offset)及混频器 RF信号泄漏引起的二阶互调干扰 (IM2 )是零中频接收机存在的一个主要问题 ,由于低频干扰信号 IM2的带宽与射频信号的幅度调制特性有关 ,因而很难通过固定的滤波器移除。通过对混频输出中的干扰信号进行估计 ,使用 DSP自适应非线性均衡的方法产生一个矫正信号 ,与混频器输出信号对消 ,以达到消除缓变 DC漂移和 IM2失真的目的。试验结果表明 ,这种方法在小信号情况下是有效的 相似文献
5.
提出与CMOS工艺兼容的薄型双漂移区(TD)高压器件新结构.通过表面注入掺杂浓度较高的N-薄层,形成不同电阻率的双漂移区结构,改变漂移区电流线分布,降低导通电阻;沟道区下方采用P离子注入埋层来减小沟道区等位线曲率,在表面引入新的电场峰,改善横向表面电场分布,提高器件击穿电压.结果表明:TD LDMOS较常规结构击穿电压提高16%,导通电阻下降31%. 相似文献
6.
在分析分数间隔均衡器(FSE)和多模算法的基础上,针对算法固定步长存在收敛速度和剩余误差的性能要求相矛盾的问题,研究以不同变步长的T/2分数间隔多模盲均衡算法.各变步长利用与误差项或均衡输出项的非线性关系自适应调整步长.利用QPSK信号进行仿真分析,结果表明,本算法在收敛速度和稳态误差方面的性能优于固定步长,且相同实验条件下,不同步长的盲均衡算法性能也不同. 相似文献
7.
零中频接收机DC偏移和IM2消除的探讨 总被引:2,自引:0,他引:2
由电路的不平衡和非线性引起的直流漂移(DC offset)及混频器RF信号泄漏引起的二阶互调干扰(IM2)是零中频接收机存在的一个主要问题,由于低频干扰信号IM2的带宽与射频信号的幅度调制特性有关,因而很难通过固定的滤波器移除。通过对混频输出中的干扰信号进行估计,使用DSP自适应非线性均衡的方法产生一个矫正信号,与混频器输出信号对消,以达到消除缓变DC漂移和IM2失真的目的。试验结果表明,这种方法在小信号情况下是有效的。 相似文献
8.
9.
10.