排序方式: 共有10条查询结果,搜索用时 15 毫秒
1
1.
收敛楔形间隙中流体流动的数值模拟 总被引:8,自引:1,他引:8
分析了流体动力润滑的基本机理以及形成条件。采用计算流体力学(CFD)软件对收敛楔形间隙中流体的稳态、一元流动进行了数值模拟,得到了间隙中流体膜的压力分布和速度分布。数值模拟与解析计算的结果基本吻合,表明采用数值模拟可以得到正确的结果。 相似文献
2.
3.
4.
在嵌入式电力终端系统中应用多核处理器,可以显著提升系统性能,同时也带来实时性和能耗增加的问题.针对电力工控终端系统的运行特性,提出一种基于时间触发的多核系统节能调度方法.提出一种智能调度方案,可以保证多核系统的实时性要求;同时采用动态电压及频率调节(DVFS)和动态电源管理(DPM)这2种常用的系统级能源管理技术,可以降低多核处理器的功耗. 相似文献
5.
6.
传统的Flash损耗均衡的实现大部分都是针对Nand Flash,且基本都是通过文件系统进行的。针对Nor Flash损耗均衡的研究较少,而且对于无法植入操作系统或者植入代价过大的情况,文件系统的方法将不再适用。在硬件层面实现了Flash损耗均衡算法,以满足上述应用条件,同时大大减少了芯片软件层面的开销。通过Verilog语言实现了损耗均衡、地址映射、垃圾回收、Flash接口等四个模块,每次写操作到来时通过堆排序寻找擦写次数最小的块,将其物理地址与虚拟地址对应并更新到地址映射表,并在垃圾块达到一定数量时进行回收操作,从而实现Flash的损耗均衡。实验结果表明,硬件实现的损耗均衡算法在初始化、堆删除、读操作的时间消耗上分别比软件算法最多快了14、16.4、17.8倍,获得了较大的速度提升。 相似文献
7.
智能电网电弧检测片上系统(SOC)芯片需要高性能的锁相环为其提供各种频率的时钟.设计了一种面积小、功耗低、输出频率范围大且锁定精度高的全部基于数字标准单元的全数字锁相环(ADPLL).该ADPLL基于环形结构的全新的数控振荡器(DCO)设计,通过控制与反相器并联的三态缓冲器的导通数量控制反相器电流进行频率粗调,使DCO具有1.2~2.6 GHz的调节范围.通过控制与反相器输出端并联逻辑门的导通数量控制其负载电容进行频率细调,并通过基于夹逼原理的控制字搜索算法找到DCO的最佳控制字.仿真结果表明,ADPLL锁定后输出时钟的均方根周期抖动控制在3 ps以内,并且其在55 nm CMOS工艺下的面积仅为60 μm×60 μm,功耗为1 mW左右. 相似文献
8.
介绍了Mathcad在压力容器设计中的两个应用实例:大型、超高塔设备的吊装计算以及设备法兰基于定性分析的优化设计。以期对该工程计算软件在压力容器设计中的应用、推广起到抛砖引玉的作用,同时也为广大的工程设计从业人员更精细、高效并且最优化地设计压力容器产品提供有益的参考。 相似文献
9.
介绍了管壳式换热器换热管三角形排列、正方形排列时管板分程隔板槽面积的计算原理和方法.同时以浮头换热器为例,分析了隔板槽面积对管板计算厚度的影响,以期对广大的工程设计人员更好地理解和运用标准,使设计更符合规范的要求提供有益的参考. 相似文献
10.
1