排序方式: 共有15条查询结果,搜索用时 0 毫秒
1.
基于0.13μm SiGe BiCMOS工艺,设计了一种25 Gbit/s的光接收机前端放大电路单片集成的放大电路。该电路实现了光接收机前端放大电路的单片集成,并采用带反馈系统的跨阻放大器、电感峰化、自动增益控制电路等设计有效提高了增益、带宽和系统稳定性。经仿真与测试,该设计增益达到69.9 dB,带宽为19.1 GHz,并在工业级芯片工作温度(-40℃~+85℃)下带宽误差不超过0.1%。该芯片工作时需要的供电电流为45 mA,功耗为81 mW,信号抖动RMS值为5.8 ps,具有良好的性能和稳定性。本设计提供了一种能够适用于100 Gbit/s(25 Gbit/s×4线)光互连系统的设计方案,具有广泛的应用前景。 相似文献
2.
3.
Ad Hoc网络媒体接入控制中一种新的退避算法 总被引:2,自引:2,他引:0
为提高战术Ad Hoc网络中领导者节点的报文发送成功率,提出了新的用于媒体接入控制的退避算法. 该算法采用不同于传统的退避间隔设置方法,当领导者节点报文发送成功时,退避间隔设为最大值;报文发送失败时,随着报文重传次数增加,逐渐减小退避间隔,实现报文的重传. 同时还从理论上分析了算法的性能. 计算机仿真表明,其有效提高了网络中领导者节点的报文发送成功率,且对网络中普通节点的报文发送成功率影响很小. 相似文献
4.
5.
提出了一种基于电流舵DAC的SDR校正技术。首先采用拆分电流源的方法,增加了待校正电流源的个数。然后采用动态组合的方式,减小了电流源的失配误差,提高了DAC的静态与动态性能。与DMM校正技术相比,该SDR校正技术具有更小的残余误差、更好的静态与动态性能。采用40 nm CMOS工艺实现了一种14位200 MS/s的电流舵DAC,并进行了仿真。结果表明,通过数字校正,该DAC的INL与DNL分别从1.5 LSB和0.5 LSB降低到0.33 LSB和0.25 LSB,SFDR在整个Nyquist带宽内均大于70 dB。 相似文献
6.
7.
为了有效支持MAC和路由协议,对采用方向性天线的邻居发现策略进行了研究,提出了基于Hello消息的邻居发现策略(HDND),尽量通过全向天线广播两跳Heno消息发现方向性邻居,只有当节点成为孤立节点或网络可能存在网络分区时,才利用方向性天线进行扫描发现,该策略既降低了方向性天线通过扫描进行邻居发现的高代价,又解决了网络中出现的孤立节点和网络分区问题.理论分析了方向性天线的高传输能力带给分组转发性能的提高,并利用仿真验证了分析结果. 相似文献
8.
提出了一种用于电流舵DAC的开关顺序优化技术。首先,将高位电流源阵列拆分成四个部分并位于四个象限中,在每个象限中采用开关顺序优化技术消除电流源阵列由PVT变化而带来的二阶梯度幅值误差;其次,对开关顺序优化后的电流源阵列根据幅值变化进行排序并重组,形成最终的电流源及开关顺序,消除了一阶梯度幅值误差和其他残余误差。与常规开关顺序优化技术相比,该技术能更有效地降低幅值误差,提高了DAC的静态性能。为了验证提出的开关顺序优化技术,基于40 nm CMOS工艺制作了一个12位200 MS/s采样频率的电流舵DAC。测试结果表明,实施开关顺序优化技术的DAC的INL、DNL分别从0.63 LSB、0.37 LSB降低到0.54 LSB、0.25 LSB。 相似文献
9.
10.
提出了一种将IEEE 802.11定时同步功能TSF和令牌轮询模式相结合的Ad hoc网络定时同步算法. 网络定时同步随着节点数量的变化在这2种模式之间切换,有效地解决了IEEE 802.11 Ad hoc网络定时同步功能TSF存在的可扩展性问题. 仿真表明,通过设置合适的门限值,在不同的Ad hoc网络规模下,算法具有很好的定时同步性能. 相似文献