全文获取类型
收费全文 | 155篇 |
免费 | 9篇 |
国内免费 | 40篇 |
专业分类
电工技术 | 3篇 |
综合类 | 6篇 |
化学工业 | 33篇 |
金属工艺 | 15篇 |
机械仪表 | 8篇 |
建筑科学 | 7篇 |
矿业工程 | 3篇 |
能源动力 | 3篇 |
轻工业 | 22篇 |
石油天然气 | 2篇 |
无线电 | 89篇 |
一般工业技术 | 2篇 |
冶金工业 | 3篇 |
原子能技术 | 1篇 |
自动化技术 | 7篇 |
出版年
2022年 | 2篇 |
2021年 | 2篇 |
2020年 | 1篇 |
2019年 | 2篇 |
2018年 | 7篇 |
2017年 | 9篇 |
2016年 | 4篇 |
2015年 | 7篇 |
2014年 | 10篇 |
2013年 | 14篇 |
2012年 | 8篇 |
2011年 | 16篇 |
2010年 | 42篇 |
2009年 | 4篇 |
2008年 | 16篇 |
2007年 | 9篇 |
2006年 | 7篇 |
2005年 | 9篇 |
2004年 | 13篇 |
2003年 | 12篇 |
2002年 | 6篇 |
2000年 | 1篇 |
1999年 | 1篇 |
1997年 | 1篇 |
1988年 | 1篇 |
排序方式: 共有204条查询结果,搜索用时 15 毫秒
1.
2.
3.
4.
<正>4月5日,继2016年后,由佛山金刚企业集团董事长冯斌亲自带队,在次亮相日本高性能陶瓷展。与其他展会所不一样的是,这场在日本举办的高性能陶瓷展,无论是参展品、产品,还是买家,都更具特种陶瓷行业的专业性和针对性,是全球特陶行业的一场盛宴! 相似文献
5.
对静态随机存储器(SRAM)全定制设计过程中的版图设计工作量大、重复性强的问题进行了分析,并在此基础上提出了一种新的应用于SRAM设计的快速综合技术。这种技术充分利用SRAM电路重复单元多的特点,在设计过程中尽可能把电路版图的硬件设计转换为使用软件来实现,节省了大量的版图设计和验证的时间,从而提高了工作效率。这种技术在龙芯Ⅱ号CPU的SRAM设计中得到了应用;芯片采用的是中芯国际0.18μm CM O S工艺。流片验证表明,该技术对于大容量的SRAM设计是较为准确而且有效的。 相似文献
6.
7.
为提高农机刃具类零件的抗磨粒磨损性能,提出一种钎焊金刚石耐磨涂层制备方法,在Q235钢基体上制备了不同粒径及镀覆状态的金刚石耐磨涂层,并与65Mn钢的摩擦磨损和抗磨粒磨损性能进行对比。采用扫描电镜(SEM)对涂层表面、涂层与钢基体界面、涂层磨损后的表面微观形貌进行表征,并分析涂层的磨损规律及机理。结果表明:钎焊金刚石涂层与钢基体结合良好,金刚石在涂层中均匀分布,涂层厚度约370 μm。钎焊金刚石涂层的耐磨性优于65Mn钢的,且随着金刚石粒径减小钎焊金刚石涂层的摩擦系数降低,涂层的耐磨性增大;钎焊镀钨金刚石涂层的抗摩擦磨损和磨粒磨损性能均高于钎焊未镀覆金刚石涂层的。 相似文献
8.
9.
设计了一个可降低12 bit 40 MHz采样率流水线ADC功耗的采样保持电路。通过对运放的分时复用,使得一个电路模块既实现了采样保持功能,又实现了MDAC功能,达到了降低整个ADC功耗的目的。通过对传统栅压自举开关改进,减少了电路的非线性失真。通过优化辅助运放的带宽,使得高增益运放能够快速稳定。本设计在TSMC0.35μm mix signal 3.3 V工艺下实现,在40 MHz采样频率,输入信号为奈奎斯特频率时,其动态范围(SFDR)为85 dB,信噪比(SNDR)为72 dB,有效位数(ENOB)为11.6 bit,整个电路消耗的动态功耗为14 mW。 相似文献
10.
设计了一款工作速率为1.25~3.125 Gb/s的连续可调时钟数据恢复(CDR)电路,可以满足多种通信标准的设计需求.CDR采用相位插值型双环路结构,使系统可以根据应用需求对抖动抑制和相位跟踪能力独立进行优化.针对低功耗和低噪声的需求,提出一种新型半速率采样判决电路,利用电流共享和节点电容充放电技术,数据速率为3.125 Gb/s时,仅需要消耗50 μA电流.芯片采用0.13 μm工艺流片验证,面积0.42 m㎡,功耗98 mw,测试结果表明,时钟数据恢复电路接收PRBS7序列时,误码率小于10-12. 相似文献