排序方式: 共有59条查询结果,搜索用时 15 毫秒
1.
本文提出了一种超低比导通电阻(Ron,sp) SOI槽栅凹漏MOSFET(TGRD MOSFET)。正向导通时,槽栅和凹漏的结构增加了导电区域,缩短了电流流经的路径,从而降低了比导通电阻。并且此结构中采用了RESURF结构提高了漂移区浓度,进一步降低了比导通电阻。当TGRD MOSFET的半个元胞尺寸为6.5μm时,它的击穿电压为97V,Ron,sp为0.985mΩ.cm2。与SOI槽栅MOSFET(TG MOSFET)和常规MOSFET(Conventional MOSFET)相比,在相同的BV下,TGRD MOSFET的Ron,sp分别地降低了46%和83%。或者在相同的Ron,sp下,与SOI槽栅槽漏MOSFET(TGTD MOSFET)相比, BV提高了37%。 相似文献
3.
4.
通过认真分析山西农垦特色高效农业发展经验,找出了山西农垦高效特色农业发展的制约因素,并进一步提出了发展措施. 相似文献
5.
提高纵向耐压是研究绝缘体上的硅(Silicon-on-insnlator,简称SOI)高压器件之瓶颈,经过多年研究,总结出了SOI高压器件介质场增强(Enhanced Dielectric Layer Field,简称ENDIF)理论与技术,通过增强介质埋层电场来提高击穿电压.给出增强介质埋层电场的3项技术,即在埋层上界面引入电荷、降低埋层介电系数、采用超薄顶层硅.基于ENDIF,提出了一系列SOI高压器件结构,即电荷型SOI高压器件、低k和变k埋层SOI高压器件、薄硅层阶梯漂移区SOI高压器件,建立了相应的耐压模型,并研制出大于700V的双面电荷槽SOI横向扩散金属氧化物半导体(Laterally Diffused Metal Oxide Semiconductor,简称LDMOS). 相似文献
6.
研究了 p型 Al/6H- Si C肖特基二极管的基本制作工艺及其电学参数。采用电流 -电压法 ( I-V)测试了肖特基二极管的理想因子 n和肖特基势垒高度b。对其基本电学参数 n和b 的温度特性进行了研究 ,并分析了串联电阻对 I- V特性的影响。 相似文献
7.
表面氢化对SiC/金属接触的作用机理 总被引:3,自引:0,他引:3
提出 Si C表面氢化模型。以氢饱和 Si C表面悬挂键 ,减少界面态 ,从而制备理想的金属 /半导体接触 ,并将此模型用于 Si C器件表面处理 ,其优点在于避免了欧姆接触 80 0~ 1 2 0 0°C的高温合金 ,且肖特基接触整流特性较好。在 1 0 0°C以下制备了比接触电阻 ρc=5~ 8× 1 0 - 3Ω·cm2的 Si C欧姆接触和理想因子 n=1 .2 5~ 1 .3的肖特基结。与欧姆接触采用 95 0°C高温合金制备的 Si C肖特基二极管比较表明 ,表面氢化处理不仅能避免高温合金 ,降低工艺难度 ,而且能改善器件的电学特性。 相似文献
8.
9.
10.
针对常规SOI器件纵向耐压低和自热效应两个主要问题,提出了变k介质埋层SOI(variable k dielectric buried layer SOI,VkD SOI)高压功率器件新结构.该结构在高电场的漏端采用低k介质以增强埋层电场,在高电流密度的源端附近采用高热导率的氮化硅埋层,从而器件兼具耐高压和降低自热效应的优点.结果表明,对于k1=2,k2=7.5(Si3N4),漂移区厚2μm,埋层厚1μm的器件,埋层电场和器件耐压分别达212V/μm和255V,比相同厚度的常规SOI器件的埋层电场和耐压分别提高66%和43%,最高温度降低52%. 相似文献