排序方式: 共有28条查询结果,搜索用时 15 毫秒
1.
2.
3.
4.
电子电路CAD技术是电子类及其相关专业本科生通往工程实践的一门重要课程。本文探讨了在电子电路CAD技术课程中开展双语教学所面临的外部环境、教学内容、考核方法等方面的问题,提出了相应对策与建议,倡导以实例教学法为主导,采用多媒体教学手段,并建议引入游戏教学法,培养学生的创新思维和创新能力。 相似文献
5.
CTIA读出方式的微测辐射热计 总被引:1,自引:1,他引:0
在微测辐射热计热敏元的热平衡模型基础上,分析了CTIA读出方式的微测辐射热计在不同背景和衬底温度下的输出响应率,仿真了探测器面阵在偏移-增益两点校正法校正后的输出。为衡量不同衬底温度下校正后残余非均匀性噪声的大小,考虑到响应率随背景温度和衬底温度变化的因素,提出了非均匀性噪声等效功率(NNEP)指标。研究结果表明,在采用20μs积分时间和5pF积分电容时,探测元响应率可以达到106V/W到107V/W;衬底温度的变化在约0.01K以内时,采用两点校正法可以对该读出方式的微测辐射热计输出进行良好的校正。 相似文献
6.
电离辐射环境中使用的CMOS 有源像素图像传感器(APS)的基于反相器的准静态移位寄存器容易发生单粒子翻转(SEU),而致使CMOS APS不能正常工作。本文对基于反相器的准静态移位寄存器中的单粒子翻转效应进行了分析,其对单粒子瞬态(SET)最敏感的节点存在于反相器的输入端,反相器的输入阈值电压和输入节点电容决定了其抗SEU的能力。提出了用施密特触发器代替反相器的加固方案,因施密特触发器的电压传输特性存在一滞回区间,所以有更高的翻转阈值,从而可获得更好的抗SEU能力。仿真结果表明,采用施密特触发器的移位寄存器结构较原电路结构的抗SEU能力提高了约10倍。 相似文献
7.
利用FPGA并行性计算和合理的流水线设计完成了立体视觉中最核心的部分——立体匹配以及硬件结构,选取SAD区域立体匹配算法,利用补码来实现SAD算法,在算法流程中采用窗口并行和像素串行来完成.在获得视差图时,采用128×128图像对,窗口大小为3×3,视差为24,在系统时钟为50 MHz情况下,实现了每秒425帧的处理速度,最后给出了视差图.实验证明,选用FPGA来实现立体匹配系统的设计是可行的,具有一定的鲁棒性. 相似文献
8.
提出一种新颖的片上静电泄放(ESD)防护器件,该器件由N阱/P阱二极管、基于high-K金属栅CMOS工艺形成的二极管、寄生的晶闸管(SCR)和内嵌的电源钳位电路等几部分构成,具有多条ESD通路,能实现对单个IO管脚的PS-Mode、NS-Mode、PD-Mode、ND-Mode及DSMode共5种ESD应力模式的保护。本文分析了high-K工艺下各种SCR模块的结构和工作机制,通过合理配置这些SCR,该器件的一些关键ESD参数如触发电压、保持电压等能根据具体需要而调整,以满足片上系统(SoC)的多电源域的应用情况,利用传输线脉冲(TLP)、快速TLP和C-V等方式全方位验证了该器件的性能。结果表明,紧凑的结构、较少的互连线、较低的寄生电容、快速的响应能力使设计的器件适合高速IO接口电路的ESD防护。 相似文献
9.
线阵CCD的驱动电路设计是决定CCD成像质量的关键技术之一.在对TCD 1706D线阵CCD驱动时序分析的基础上,利用FPGA实现了线阵CCD的工作频率为10 MHz的驱动电路设计.利用Quartus Ⅱ软件自带的PLL IP核生成系统工作频率,通过Verilog语言对硬件电路进行描述,采用Moore有限状态机实现驱动信号之间的相位关系.通过Quartus Ⅱ软件平台,对设计的时序电路进行仿真,并在示波器中显示了直径为0.16 mm的漆包线的成像波形.实验结果表明,该方法能够满足TCD1706D线阵CCD工作频率为10 MHz的要求. 相似文献
10.