首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   5篇
  免费   0篇
无线电   4篇
自动化技术   1篇
  1990年   1篇
  1989年   2篇
  1988年   1篇
  1987年   1篇
排序方式: 共有5条查询结果,搜索用时 15 毫秒
1
1.
2.
<正> 一、引言 二维阵列结构是一种用途广泛的易于在VLSI中实现的结构。由于这种结构适合于开发并行运算,所以矩阵相乘、傅里叶变换、卷积等信号处理运算均可采用二维阵列结构。但这 种结构的弱点是,一旦阵列中的某一个单元出现故障,它将影响整个阵列的正常运行。为了提高二维阵列的可靠性,在这种结构中引入容错是必要的。 对于二维阵列的容错设计,目前有两类方法:一是结构冗余法,即提供冗余硬件;二是时间冗余法,即通过加倍处理时间实现容错。  相似文献   
3.
本文在阐述了整片集成产生的背景之后,回顾了近年来在整片集成课题的各方面,尤其是容错技术及结构设计的重要进展。指出了整片集成的发展趋势及当前工作的不足。  相似文献   
4.
VLSI二维阵列的容错设计   总被引:1,自引:0,他引:1  
本文在第一节中指出了在VLSI二维阵列引入容错技术的必要性,并就近年来在结构冗余的二维阵列的容错技术的两种基本重排方法分别予以简单介绍。在第二节中则着重阐述对两种重排技术进行改进的基本思想、基本重规则,并在最后对重排成功率进行了比较。  相似文献   
5.
随着微电子技术的发展,集成电路的芯片面积、集成度愈来愈大。芯片面积及集成度的增大带来了两个问题:一是成品率问题,二是可靠性问题。本文阐述了容错设计在实时信号处理用VLSI中的必要性、意义和研究内容;讨论了二维脉动阵列的容错并给出了算法;讨论了VLSI单元的完全自检查问题,并给出了实现电路;给出了VLSI的成品率与可靠性分析模型;最后分析了模拟结果并给出了结论。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号