首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   5篇
  免费   0篇
无线电   5篇
  2008年   2篇
  2007年   3篇
排序方式: 共有5条查询结果,搜索用时 15 毫秒
1
1.
介绍了一种具有高增益,高电源抑制比(CMRR)和大带宽的两级共源共栅运算放大器。此电路在两级共源共栅运算放大器的基础上增加共模反馈电路,以提高共模抑制比和增加电路的稳定性。电路采用0.35μm标准CMOS工艺库,在Cadence环境下进行仿真。结果显示,该放大器增益可达到101 dB,负载电容为10 pF时,单位增益带宽大约为163 MHz,共模抑制比可达101dB,电路功耗仅为0.5 mW。  相似文献   
2.
给出了一种适合于高速模数转换器(ADCs)的高性能采样/保持电路的设计方法,该电路采用全差分结构、底板采样和高性能增益自举运算放大器来抑制电荷注入误差和时钟馈通误差,从而极大的减小了非线性误差,保证了较高的精度.  相似文献   
3.
一种新型低抖动快速锁定时钟稳定电路   总被引:1,自引:0,他引:1  
介绍了一种新型低抖动快速锁定时钟稳定电路.该电路通过检测输入时钟信号的上升沿,产生一个尖峰脉冲和一个精确延迟半个周期的尖峰脉冲,共同组成一个稳定的低抖动时钟.该电路采用0.35 μm标准CMOS工艺库,在Cadence环境下进行仿真,在100 MHz输入时钟频率下,输出时钟抖动为56 fs,电路的功耗仅有35 mW.  相似文献   
4.
介绍了一种工作在3.3 V电压下,适合于标准CMOS工艺的新型带隙基准电路.由于传统的带隙基准电路是利用三极管的短接电压VBE与热电压VT和kT/q乘积的和产生的.因此其VREF大约为1.25 V,这就限制了低于1 V的带隙输出电压.而新型带隙基准电路的输出电压大约为695 mV,并可方便地减小或者增大.新型电路的输出电压在190℃的温度范围内的变化值只有1.5 mV,它的温度系数大约只有8 ppm/℃.  相似文献   
5.
介绍了一种用于高速ADC的低抖动时钟稳定电路.这个电路由延迟锁相环(DLL)来实现.这个DLL有两个功能:一是通过把一个时钟沿固定精确延迟半个周期,再与另一个沿组成一个新的时钟来调节时钟占空比到50%左右;二是调节时钟抖动.该电路采用0.35 μm CMOS工艺,在Cadence Spectre环境下进行仿真验证,对一个8 bit、250 Msps采样率的ADC,常温下得到的时钟抖动小于0.25 ps rms(典型的均方根).  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号