排序方式: 共有2条查询结果,搜索用时 0 毫秒
1
1.
JX处理器内嵌PLL中VCO的设计 总被引:1,自引:0,他引:1
设计了一种应用于微处理内嵌PLL中的具有新型结构的VCO。具体阐述VCO各组成部分的单元电路和工作过程,进行了模拟。完成版图设计,采用SMIC0.18μm CMOS工艺进行流片加工,对实际芯片进行测试.得出结论:在电源电压为1.8V下,当噪声峰值大于10mV时,其平均抖动约为12p8。 相似文献
2.
多端口高速通用寄存器文件设计优化 总被引:6,自引:4,他引:2
文章介绍了采用0.13!m、1.2V工艺实现的600MHz、144×65位、20端口(8写12读)通用寄存器文件。在设计中采用了分体、单端读写、端口共享和预充敏感放大等技术,达到了高速和高密度的双重目标,满足了X高性能微处理器的性能要求。 相似文献
1