排序方式: 共有14条查询结果,搜索用时 15 毫秒
1.
设计和分析了一种高稳定度、低噪声的CMOS环型压控振荡器。该电路具有较低的压控增益,较好的线性范围,较低的相位噪声。应用复制偏置电路,对差分环型压控振荡器的控制电压进行复制,通过对压控振荡器相位噪声的计算和分析,以提高对环型压控振荡器电源电压噪声和衬底噪声的抑制。该设计和分析是基于上华0.5 μmCMOS工艺,当控制电压从1~3 V变化时,相应的振荡频率为100~500 MHz;在偏离中心频率1 kHz、10 kHz、100 kHz和1 MHz频率处得到的相位噪声分别为?50 dBc/Hz、?75 dBc/Hz、?98 dBc/Hz和?120 dBc/Hz。 相似文献
2.
3.
产品的小型化需要低电压、低功耗的集成电路,CMOS技术可以将模拟和数字集成在一起,数字电路易满足要求,但模拟电路会产生许多问题,本文介绍低电压CMOD模拟集成运算放大器输入级所面临的问题以及解决的方法。 相似文献
4.
新型流水线ADC的设计与分析 总被引:1,自引:0,他引:1
设计和分析了一种新型的流水线式模数转换器。电路设计主要包括一种开关采样差分折叠式共源共栅增益级、两个时钟控制动态比较器组成的两位模数转换器、两位数模转换器。由于采用了电容下极板采样、全差分和开关栅电压自举,有效地消除了开关管的电荷注入效应、时钟馈通效应引起的采样信号的误差,提高了模数转换器的线性度、信噪比、转换精度和速度。该转换器的设计是在0.6 μm CMOS工艺下实现,转换器在采样频率为5 MHz、信号频率为500 kHz时功耗为70 mW;SFDR为80 dB。 相似文献
5.
程梦璋 《微电子学与计算机》2013,(10)
提出了一种新颖的数模转换器(DAC)静态参数内建自测试(BIST)方法。该方法采用斜坡信号发生器和两个参考电压作为标准信号源和误差极限电压,测试DAC的四个主要的静态参数:失调误差(offset),增益误差(gain error),积分非线性误差(INL )和微分非线性误差(DNL ),有效地节省了参考源的数目。静态参数计算的优化以及测试器件的共享使得BIST电路所占芯片面积大大减小。仿真结果表明该方法是一种简单的测试DAC静态误差的内建自测试结构。 相似文献
6.
一种轨对轨CMOS运算放大器的设计 总被引:1,自引:0,他引:1
程梦璋 《微电子学与计算机》2007,24(11):124-126,130
基于0.6μmCMOS工艺,设计了一种轨对轨运算放大器。该运算放大器采用了3.3V单电源供电,其输入共模范围和输出信号摆幅接近于地和电源电压,即所谓输入和输出电压范围轨对轨。该运放的小信号增益为77dB,单位增益带宽为4.32MHz,相位裕度为79°。由于电路简单,工作稳定,输入输出线性动态范围宽,非常适合于SOC芯片内集成。 相似文献
7.
设计和分析了一种高稳定性,宽频带范围,低噪声的差分环型压控振荡器.该电路具有较低的压控增益,较好的线性范围,较低的相位噪声.应用复制偏置电路,对差分环型压控振荡器的控制电压进行复制,以提高对环型压控振荡器电源电压噪声和衬底噪声的抑制.采用0.6 tanCMOS工艺进行模拟仿真,当控制电压从1 V到3.2 V变化时,相应的振荡频率为130 MHz到740 MHz;在偏离中心频率100 kHz,1 MHz频率处的相位噪声为-89 dBc,-110 dBc. 相似文献
8.
9.
10.
主要研究了一种高转换效率、低输出纹波的升压型DC-DC转换器.该转换器具有很高的转换效率、低工作电压、欠电流与过电流检测和节电模式控制等特性.通过带隙基准电压源对转换器内部工作点提供偏置,大大地提高了系统的稳定性,提高了抗电源电压波动,温度的变化以及噪声引起的干扰的抑制.采用0.25μmCMOS工艺,其转换效率可达到90%以上.在输入电压为2.5V的条件下,输出电压为标准的3.3V和5V . 相似文献