首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   2篇
  免费   0篇
无线电   2篇
  2010年   2篇
排序方式: 共有2条查询结果,搜索用时 15 毫秒
1
1.
研究开发了0.4 μm PD CMOS/SOI工艺,试制出采用H栅双边体引出的专用电路.对应用中如何克服PD SOI MOSFET器件的浮体效应进行了研究;探讨在抑制浮体效应的同时减少对芯片面积影响的途径,对H栅双边体引出改为单边体引出进行了实验研究.对沟道长度为0.4 μm、0.5 μm、0.6 μm、0.8 μm的H栅PD SOI MOSFET单边体引出器件进行工艺加工及测试,总结出在现有工艺下适合单边体引出方式的MOSFET器件尺寸,并对引起短沟道PMOSFET漏电的因素进行了分析,提出了改善方法;对提高PD CMOS/SOI集成电路的设计密度和改进制造工艺具有一定的指导意义.  相似文献   
2.
高速BiCMOS外延工艺研究   总被引:1,自引:1,他引:0  
外延工艺作为BiCMOS的关键工艺,影响着双极和CMOS器件的多项性能参数。文章对高速BiCMOS器件进行外延工艺研究,设计出了合理的外延层参数,并针对该参数进行了外延工艺的研发。高频器件需要超薄的外延层,控制较窄的过渡区是其关键,文章研究了几个主要外延工艺参数对过渡区的影响,并提出了一种通过减压、低温、本征外延得到窄过渡区的工艺方法。试制结果表明自掺杂效应得到明显抑制,1.5μm外延层下过渡区宽度小于0.25μm,外延层质量良好,测试结果表明该工艺能够满足高速BiCMOS器件的需要。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号