排序方式: 共有3条查询结果,搜索用时 15 毫秒
1
1.
2.
为满足航天电子系统对高速高精度16位A/D转换器的需求,设计了一种流水线型16位80 MSPS A/D转换器,内核采用“3+4+3+3+3+3+3”七级流水线,前端缓冲器用于减小第一级MDAC采样网络回踢信号对A/D转换器线性度的影响。采用环栅器件、N+/P+双环版图等设计加固技术。A/D转换器采用0.18 μm CMOS工艺,工作电源电压为3.3 V和1.8 V,在时钟输入频率为80 MHz和模拟输入频率为36.1 MHz时,ADC的功耗≤1.1 W、信噪比SNR≥73.8 dB、无杂散动态范围SFDR≥88 dBFS。电离总剂量150 krad(Si)辐照后,ADC的信噪比SNR变化量≤0.3 dB、无杂散动态范围SFDR变化量≤1 dB;Bi离子辐照下ADC的电流增加≤4 mA。 相似文献
3.
采样时间偏移误差校正一直是时分交替ADC各通道间失配校正的难点.传统的盲校正方式因采用自身信号作为参考信号,会在某些情况下出现校正出错的情形.在分数阶延时滤波器的基础上,通过在模拟信号中预留一定带宽给校正信号及其失真信息来实现采样时间误差的半盲校正,克服盲校正算法中出现校正出错的情形,并且采用变步长算法,实现了收敛速度和稳态误差的优化,最后给出相应的仿真结果.该算法为时分交替ADC的校正提供了一种新的思路. 相似文献
1