首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   2篇
  免费   0篇
  国内免费   2篇
无线电   4篇
  2010年   3篇
  2009年   1篇
排序方式: 共有4条查询结果,搜索用时 46 毫秒
1
1.
采用Jazz0.18μm RF CMOS工艺设计并实现应用于MB-OFDM超宽带频率综合器的4.224GHz电感电容正交压控振荡器。通过解析的方法给出了电感电容正交压控振荡器的模型,并推导出简洁的公式解释了相位噪声性能与耦合因子的关系。测试结果显示,核心电路在1.5V电源电压下,消耗6mA电流,频率调谐范围为3.566~4.712GHz;在主频频偏1MHz处的相位噪声为-119.99dBc/Hz,对应的相位噪声的FoM(Figure-of-Merit)为183dB;I、Q两路信号等效的相位误差为2.13°。  相似文献   
2.
本文介绍一种应用于3.1-4.8GHz 多频带正交频分复用超宽带系统的CMOS射频收发机芯片的设计和实现。射频收发机采用零中频结构,主要模块包括:增益可控的宽带低噪声放大器、正交跨导复用下变频混频器、5阶Gm-C切比雪夫低通滤波器及可变增益放大器;采用多项滤波器进行边带杂散抑制的快速跳变频率综合器;宽带线性上变频正交调制器、片内有源双转单电路及输出可变增益放大器。芯片测试结果表明,接收机最大能够获得68dB的电压增益,其中42dB为可变增益,增益步长为6dB;在三个子带内的噪声系数为5.5~8.8dB;带内IIP3和带外IIP3不低于-4dBm和9dBm;发射机能够提供-10.7~-3dBm的输出功率,7.7dB的增益可控;输出1dB压缩点不低于-7.7dBm;发射信号边带抑制为32.4dBc,载波泄漏抑制可达31.1dBc;频率综合器的快速跳边时间低于2.05nS。芯片采用Jazz 0.18μm射频CMOS工艺流片,包括ESD防护PAD在内芯片总面积为6.1mm2;在1.8V的电源电压下,整个芯片的工作电流为221mA (RX+TX+SYN+Buffers)。  相似文献   
3.
正A monolithic RF transceiver for an MB-OFDM UWB system in 3.1-4.8 GHz is presented.The transceiver adopts direct-conversion architecture and integrates all building blocks including a gain controllable wideband LNA,a I/Q merged quadrature mixer,a fifth-order Gm-C bi-quad Chebyshev LPF/VGA,a fast-settling frequency synthesizer with a poly-phase filter,a linear broadband up-conversion quadrature modulator,an active D2S converter and a variablegain power amplifier.The ESD protected transceiver is fabricated in Jazz Semiconductor's 0.18-μm RF CMOS with an area of 6.1 mm~2 and draws a total current of 221 mAfrom 1.8-V supply.The receiver achieves a maximum voltage gain of 68 dB with a control range of 42 dB in 6 dB/step,noise figures of 5.5-8.8 dB for three sub-bands,and an inband /out-band IIP_3 better than-4 dBm/+9 dBm.The transmitter achieves an output power ranging from-10.7 to-3 dBm with gain control,an output P_(1dB) better than-7.7 dBm,a sideband rejection about 32.4 dBc,and LO suppression of 31.1 dBc.The hopping time among sub-bands is less than 2.05 ns.  相似文献   
4.
超宽带系统CMOS全集成射频收发器设计   总被引:1,自引:0,他引:1  
本文介绍3.1-4.8GHz MB-OFDM系统的CMOS射频收发器。电路采用直接变频架构,由接收器、发射器和频率综合器组成。采用PGS隔离技术和其他隔离措施完成了单片射频收发器的版图布局。后仿真结果表明,接收链路可提供的最大增益为72dB,其52dB为可变增益,三个子频带内噪声系数介于5.2-7.8dB,带外IIP3不低于-3.4dBm。发射链路可提供的可控输出功率-8dBm到-2dBm,输出1dB压缩点不低于4dBm,输出信号边带抑制约44dBc,载波抑制不低于34dBc。频率综合器在三个频点间的跳变时间小于9ns。芯片采用Jazz0.18μm射频CMOS工艺设计,面积为6.1mm2。在1.8V电源电压下,总电流约221mA。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号