排序方式: 共有44条查询结果,搜索用时 31 毫秒
1.
针对目前测量分析、弱信号检测的需求,以STM32F107和AD9958为核心实现了一种高分辨率幅度、频率、相位的双路信号源。首先对直接数字合成(Direct Digital Synthesis,DDS)工作原理进行介绍,重点分析了杂散的主要来源,并设计LC椭圆低通滤波器对杂散进行抑制。设计输出电路使信号源满足低频需求,并可直接用于驱动负载。最后采用STM32F107和VC6.0搭建了配置平台,对信号源波形灵活控制。 相似文献
2.
本文以行车视频录制为背景,设计了以三星公司ARM9芯片S3C2440作为主控芯片,可移植开源的Linux系统。在对系统硬件结构、系统原理和环境搭建描述后,重点介绍了视频循环录制功能和将视频保存成跨平台通用的avi文件的过程。测试结果表明此方案可行。 相似文献
3.
提出了一种简化的解调算法,与常规的解调算法相比,这种算法简单、容易实现,且误码率和传统算法相比几乎没有降低,使64DAPSK实现难度得到简化.仿真了本算法和传统算法误码率的比较结果,以及几何平均数和代数平均数作为幅度阈值解调的误码率比较结果. 相似文献
4.
本文使用ADSP21160芯片作为测量运动到达方向平台的主处理器,构建数字信号处理系统,用于信号的二维DOA估计的矩阵运算. 相似文献
5.
6.
本文介绍了一种简单、灵活、占用资源少、基于FPGA实现PCI总线的接口设计技术.本文还分析了接口内部实现结构,给出了PCI总线配置空间的设计以及目标状态机的实现.模式设计在Altera Quartus Ⅱ环境下通过Verilog HDL源程序进行仿真,并下载到Altera公司生产的EP1K30内,效果令人满意. 相似文献
7.
8.
π/4-DQPSK调制解调硬件实现中的误码率分析 总被引:2,自引:1,他引:1
介绍了全数字π/4差分四相移相键控的(DQPSK)调制解调电路原理,应用最新提出的1bit解调算法成功实现解调,该算法大大简化了解调部分的数据处理。分析了新的1bit解调算法理论误码率,比传统的8位π/4—DQPSK差1.5dB。当信噪比不低于15dB时,该算法误码率可达10^-7,仍是一有效解调方法。在Xilinx ise5.2开发环境下用VHDL语言实现调制解调,RTL仿真结果有误码存在,分析发现实现过程中将1kHz时钟用做2^10(1024)进行分频引起了频率误差,对该误差带来的误码进行仿真分析,同时提出改进的方案,即分频设计时让计数器在0~2″-x之间循环计数,通过仿真证明该方案达到了预期的减小误码率的效果。 相似文献
9.
一种改善π/4-DQPSK中频差分检测性能的方法 总被引:1,自引:0,他引:1
简略介绍π/4-DQPSK调制解调方法,并提出一种对π/4-DQPSK信号传输进行改进的方法,能够改善π/4-DQPSK信号接收时在不同码元周期之间出现的相位判断错误的问题.计算机模拟结果表明,该方法能够改善π/4-DQPSK信号的中频差分解调性能. 相似文献
10.