首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   15篇
  免费   1篇
综合类   6篇
建筑科学   1篇
无线电   6篇
冶金工业   2篇
自动化技术   1篇
  2011年   5篇
  2009年   3篇
  2008年   4篇
  2007年   2篇
  2006年   1篇
  2005年   1篇
排序方式: 共有16条查询结果,搜索用时 31 毫秒
1.
介绍了H.264/AVC标准中主要使用的三种新型抗误码技术,即参数集、灵活的宏块排列次序(FMO)和冗佘片技术,并分析了这三种技术的特点并对其应用方法进行了研究.  相似文献   
2.
基于FPGA的新型高速FFT算法研究与实现   总被引:2,自引:0,他引:2       下载免费PDF全文
提出一种新型基8/4FFT算法及其实现结构,设计出高速的处理模块.该设计可选择性地实现8 k、4 k及2 k点FFT;通过乘法器的复用,有效降低硬件消耗;应用对称乒乓RAM结构提高了蝶型运算单元的连续运算能力.模块利用Verilog语言进行描述,在Quartus5.0软件环境中完成输入、综合及布局布线.结果表明本文提出的算法结构具有优越的精度和速度,充分能够满足实际应用要求.  相似文献   
3.
针对麦芽糖的生产存在葡萄糖、麦芽三糖、四糖等低聚糖以及多糖等副产物,高浓度麦芽糖生产效率低的工业难题,筛选了一株寡糖特异性麦芽糖酶生产菌,该酶具有将麦芽低聚糖降解并生成葡萄糖和麦芽糖的能力。该菌株最佳产酶条件为:以麦芽低聚糖作为碳源,碳源的质量浓度为50 g/L,以酵母浸粉作为氮源,氮源的质量浓度为2.0 g/L,发酵时间为24 h,温度为37℃,培养基初始pH为6.5。  相似文献   
4.
目的基于T-S模糊模型建立模糊网络控制系统的模型,设计模糊时延状态反馈控制器,使得闭环系统保持鲁棒稳定,并且满足给定的一个二次型性能指标,使其值不超过某个确定的界.方法运用Lyapunov方法和线性矩阵不等式,分析了系统的稳定性.结果提出了模糊时延状态反馈控制器的设计方法,得到了模糊时延网络控制系统鲁棒稳定的条件及保性能控制律的参数化表示.结论针对不确定的非线性时延网络控制系统,通过设计满足性能指标条件的控制器,使得系统性能有很大改善,根据保性能控制律的参数化表示,可使用Matlab工具箱进行仿真.  相似文献   
5.
信息技术与学科课程整合是现代化教学方式之一,也是现代教育发展的必然趋势。结合计算机课程的特点,给出了信息技术与课程整合在计算机教学过程中的实践和探究,极大地激发了学生的学习动机,培养了学生的创新精神、自学能力和实践能力。  相似文献   
6.
[目的]研究菌株I13产碱性蛋白酶的酶学性质.[方法]从一株碱性蛋白酶生产菌株I13中得到了碱性蛋白酶粗酶液,并研究了温度和pH对该酶液酶活力的影响.[结果]所产碱性蛋白酶的最适反应温度为40℃,在20~30℃范围内仍保持了最大活力的40%以上;最适反应pH为10.5,在pH 8.0-11.0范围内保持了最大活性的90%以上,有较宽的pH谱.[结论]该碱性蛋白酶具有开发成为洗衣粉添加剂的巨大潜力.  相似文献   
7.
本文详细介绍了RS(255,191)编解码器的设计,按照自上而下的设计流程给出了算法的FPGA实现。根据编解码器的不同特点,采用不同方法实现GF(28)乘法器。编码器采用并行结构、解码器采用并行无逆的BM算法实现关键模块,求逆器采用查表方法。在资源占用允许的同时最大限度提高编解码速度。  相似文献   
8.
目的设计使一类时滞T—S模糊广义系统的严格无源控制的控制器.得到使闲环系统容许、严格无源的充分条件,并将此条件用线性矩阵不等式(LMI)表示.方法通过求解线性矩阵不等式,得到所设计的控制器.结果获得了使系统容许、严格无源的状态反馈控制器设计方法.结论通过所设计的控制器能够使时滞T—S模糊广义系统容许、严格无源,所给算例说明该方法简单、可行.  相似文献   
9.
响应面优化产碱性蛋白酶菌株的产酶条件   总被引:1,自引:0,他引:1  
利用Minitab15数据处理软件用响应面法优化了产碱性蛋白酶菌株I13的产酶条件.运用Plackett-Burman设计筛选出3个对酶活力影响极显著因素,即接种量、酵母粉和培养温度,用最陡爬坡试验逼近最大产酶区域,应用中心组合设计和响应面分析确定产酶的最优组合为:酵母粉10.2 g/L,温度14.68 ℃,接种量5....  相似文献   
10.
基于FPGA的高速RS编解码器设计与实现   总被引:1,自引:0,他引:1  
详细介绍了RS( 255,191)编解码器的设计,按照自上而下的设计流程给出了算法的FPGA实现.根据编解码器的不同特点, 采用不同方法实现GF(28)乘法器.编码器采用并行结构、解码器采用并行无逆的BM算法实现关键模块,求逆器采用查表方法.采用以上方法的组合,使得在资源占用允许的同时最大限度地提高了编解码速度.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号