首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1篇
  免费   0篇
无线电   1篇
  2003年   1篇
排序方式: 共有1条查询结果,搜索用时 15 毫秒
1
1.
本文介绍一个高性能的17位乘17位加40位的乘加单元(MAC)的设计,通过将被加数作为乘法器的一个部分积参与到部分积加法阵列中来完成整个乘加运算,大幅度地提高了MAC单元的性能,在乘法器的设计中采用了改进的Booth编码技术,并且通过添加特定的部分积来避免部分积的符号位扩展和部分积产生单元中的加法操作,缩短了乘法器中关键路径的长度,最后利用HDL对设计进行描述,结合ASIC工艺库进行了综合以及资源和时延分析。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号