排序方式: 共有2条查询结果,搜索用时 0 毫秒
1
1.
对目前垂直纳米线晶体管的制备技术进行了综述.首先根据器件结构取向介绍了纳米线晶体管的分类,即水平纳米线晶体管和垂直纳米线晶体管,比较了这两类不同结构晶体管的优缺点,阐述了垂直纳米线晶体管的优势及其潜在应用价值.重点介绍了两种主流的垂直纳米线晶体管的制造方法,即自下而上方法和自上而下方法,自上而下方法则又分为后栅工艺和先栅工艺.随后详细比较了它们之间的不同.最后,对垂直纳米线晶体管制造过程中的工艺挑战进行了分析,提出了几种可行的解决方案,并预测了垂直纳米线晶体管未来的发展趋势,特别是在低功耗器件及3D存储器等方面的发展走向. 相似文献
2.
在传统Fin FET集成工艺上,通过Ge Si/Si叠层量子阱结构外延生长再形成堆叠纳米线MOS场效应晶体管的方案,是实现5 nm及其以下CMOS集成电路工艺技术最具可能的器件方案。由于Ge元素在该技术中的引入,导致器件工艺中的浅沟槽隔离(STI)工艺部分产生严重的低温高深宽比工艺(HARP) SiO_2腐蚀速率控制问题。本文针对堆叠纳米线MOS器件STI工艺中的低温HARP SiO_2回刻腐蚀速率调节与均匀性控制问题,进行了全面的实验研究。实验中使用HF溶液对不同工艺条件下的HARP SiO_2进行回刻腐蚀,并对其腐蚀速率变化进行了详细研究,具体包括不同退火时长以及相同退火温度不同厚度HARP SiO_2位置处的腐蚀速率。通过实验结果发现,在退火温度相同的情况下,随着退火时长的增加,SiO_2腐蚀速率逐渐变小;而对于同一氧化层来说,即使退火条件相同,SiO_2不同厚度位置处的腐蚀速率表现也不同,即顶部的速率最大,而底部则最小。由此可以看出,随着退火时长的增加,低温HARP SiO_2腐蚀速率逐渐减小,并且对STI具有深度依赖性。该实验结果对成功制作5 nm技术代以下堆叠纳米线器件的STI结构起到了重要的技术支撑作用。 相似文献
1