排序方式: 共有3条查询结果,搜索用时 0 毫秒
1
1.
针对核电子学中核脉冲信号的高速实时数字化处理,设计了基于FPGA+DSP的两通道核信号数字时间谱仪。该实验平台基于数字恒比定时(dCFD)原理,采用高速运放和ADC进行模拟信号成型采样,数字信号送入FPGA完成波形判选、数据缓冲、FIR滤波和基线恢复,利用DSP实时信号重构和函数定时,通过USB2.0接口与上位机通信。该系统的主要特点是具有模数电路的高度集成、数字信号的实时运算,接近模拟定时的精度。 相似文献
2.
文章介绍了将LabWindows/CVI集成到EPICS的IOC输入输出控制器中的三种接口方法:回调函数、动态链接库和ActiveX服务器.以一个用于"神光-Ⅲ"原型装置的由LabWindows/CVI开发的基于VXI总线的集总式示波器采集和控制模块作为实例,实现了EPICS对前端仪器的远程控制. 相似文献
3.
1