排序方式: 共有20条查询结果,搜索用时 0 毫秒
1.
在移动通信中,鉴于接收信号的特性,对扩谱码的截获采用固定阈值技术难以获得满意效果。因此,我们考虑引入扩谱码自适用截获技术,这一算法是在保持虚警概率不变的情况下,基于背景功率级的评估,然后将评估值与阈值系数相乘,并将乘积结果作为判定阈值。模拟表明,对于衰落移动信道,扩谱码的截获性能相当令人满意。 相似文献
2.
低成本的密钥长度可配置RSA密码协处理器VLSI设计 总被引:1,自引:0,他引:1
采用基于字运算的高基Montgomery模乘算法,并且应用了改进的流水线组织结构,以较小的硬件开销实现了一个密钥长度最高可达2048bits、速度面积比性能很高的RSA密码协处理器.VLSI实现结果显示:不包含存储器的核心电路规模仅相当于18000等效门;基于0.25μm CMOS工艺,在180MHz的时钟频率下,1024bits的RSA加密速率可达28Kbps.该RSA密码协处理器非常适合于如智能IC卡等面积局限性高、成本敏感的产品中. 相似文献
3.
应用在FPGA芯片中的边界扫描电路侧重于电路板级测试,兼顾芯片功能测试,同时提供JTAG下载方式。FPGA芯片的规模越来越大,引脚数目越来越多,边界扫描单元也随之相应增加。在此情况下,边界扫描电路设计时为了避免移入错误数据,对时钟偏差提出了很高的要求。同时,由于扫描链包含大量的边界扫描单元,在板级测试时,大大降低了有效测试速率。针对这两个问题,提出了对边界扫描单元的改进方式,改进后的边界扫描电路不仅可实现测试、编程功能,而且大大提高了电路抗竞争能力,保证电路正常工作。改进后的电路使边界扫描寄存器链的长度可以改变,使有效测试速率提高了20倍左右。 相似文献
4.
全兼容IEEE1149.1的MIPS CPU CORE可测性设计 总被引:3,自引:0,他引:3
提出了一种采用软硬件协同工作的方式来实现MIPSCPUC:ORE的可测性设计(DFT)方案。硬件全兼容IEEE1149.1(JTAG)标准,支持单步、断点(6个),内部关键寄存器的查看,并具有可扩充性;软件采用GUI编程开发,达到可视化DEBUG。本设计对于减少DPU开发的测试成本,提高开发效率,以及CPU测试DFT策略的经验积累,都有着一定的意义。 相似文献
5.
6.
网格编码调制(TrelisCodedModulation,简称TCM)是近几年发展起来的数字传输新技术。它利用集分割原理,将信号通过映射变成卷积码形式,使信号间具有最大的空间距离。与传统的PSK、QAM等数字调制方法相比,TCM提高了传输率,降低了误码率。本文用VHDL语言对9600bps和14400bpsTCM算法进行了电路描述,并利用Synopsys软件对电路进行了模拟和综合。 相似文献
7.
80年代以来,ASIC技术发展迅速,它是集成电路设计自动化、规范化以及制造工艺标准化的标志。ASIC的出现日益改变着电子产品的面貌,促进了微电子产业的革新。文章讲述了ASIC的设计方法和设计过程以及整机中应用ASIC的优越性,介绍了ASIC的CAD设计工具并指出ASIC设计是系统和电路工程师的新课题。 相似文献
8.
9.
10.
一、电子CAD概述 电子CAD(Computer Aided Design)是指电子线路和电子系统的计算机辅助设计,也有另一种讲法叫做EDA(Electric Design Automation),即电子设计自动化。 电子CAD包含的内容很广泛,大致可分成三个方面:首先是集成电路设计,包括线路设计和工艺流片所用掩膜版的版图设计;其二是电子系统设计,包括印刷电路板(PCB)设计及整机结构设计等;第三方面是可编程器件设计,例如现场可编程门阵列(FPGA)、可编程逻辑器件(PLD),还有多芯片模块(MCM)设计等等,电子CAD的主要内容在集成电路设计方面。从另一个角度来看,电子CAD又可以分成研制、开发CAD工具和使用CAD工具去设计集成电路及系统,也就是开发工具和应用工具两个方面。 相似文献