排序方式: 共有42条查询结果,搜索用时 0 毫秒
1.
新一代FPGA:Virtex Ⅱ-PRO 总被引:1,自引:0,他引:1
PSOC的设计平台 Virtex Ⅱ-PRO系列在Virtex Ⅱ系列FPGA的基础上嵌入了高速串行I/O接口和IBM PowerPC处理器,该系列的XC2VP125嵌入4个IBM PowerPC405处理器和可选择24个3.125Gbps的RocketI/O串行收发器. 相似文献
2.
介绍大规模、高速度的FPGA在小型渔用声纳系统设计中的应用.在该系统设计中,采用了Xilinx公司的FPGA芯片XCS40作为主要器件 基本上将整个系统的功能集成在了一片芯片上.实践证明 即降低了成本 又缩短了设计和调试的时间. 相似文献
3.
4.
校验历来都是FPGA设计流程的一个组成部分。在门级原理医输入设计流程中,设计输入后通常对设计进行功能仿真,布局和布线后对设计进行时序仿真。几年前,FPGA的平均密度接近1.5万系统门,设计者采用这些门级的设计方法可以满足上市时间的要求。但是平均门数以每年按指数级跳跃的方式增长。例如,Xilinx98年底推出0.22μ100万门、200MHz的Virtex器件,1999年9月又发布了采用0.18μm、200万门的Virtex-E器件供设计者使用。为减少设计成本和缩短设计周期,硬件描述语言(HDL)成为设计和校验的基本方法,且能获得ASIC设计的许多好… 相似文献
5.
6.
7.
FPGA从结构上看,下几代FPGA在芯片内将包含内置的逻辑分析仪,支持D/A和A/D,并包含达到500MHz的差分接口。新一代器件将采用片内锁相环,在支持高速时钟的同时减少信号的畸变和实现时钟的复用;它们在提供更丰富的布线资源的同时,对逻辑和I/O功... 相似文献
8.
引言在边扫描边跟踪(TWS)雷达系统中,一个连续扫描雷达探测设备按一定的时间间隔报告目标位置点迹的测量值至雷达数据处理器,由它再把相继扫描来的点迹连结成航迹。雷达数据处理器必须正确地把新的点迹与现有的航迹配对,并为雷达作用距离之内发现的新目标而接收到的点迹启用新的航迹。配对任务由α-β跟踪滤波器完成,它把有噪测量值与航迹预测值组合产生平滑的更新的航迹估值。这个目标的预测位置和标准估计偏差一起被用来确定目标的位置和可允许的新的观察范围的大小。因此跟踪滤波器在点迹-航迹配对的过程中起了重要的作用,并且提供了对月标位置的准确估计和目标的运动。 相似文献
9.
大管径气体流量计量系统石家庄市热力煤气公司针对国内现有煤气工艺和孔板流量计的技术缺陷、开发了大管径气体流量计量系统。该技术采用结构新颖的可摇孔板节流装置、多管并联、高架安装、温压补偿组合计量系统,具有量程可变。系统各部件可清洗_在线标定、在线温度压力... 相似文献
10.
概述 在许多领域中广泛应用的嵌入式计算系统(简称为嵌入式系统),是在更大的电子器件中嵌入的重复完成特定功能的计算系统,它经常不被器件的使用者所识别,但在各种常用的电子器件中能够找到这些嵌入式系统。例如,消费类电子产品中的手机、寻呼机、数字相机、摄像机、录像机、个人数字助理等,家用电器中的微波炉、洗衣机、烤箱、门禁系统、照 相似文献