首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   10篇
  免费   3篇
机械仪表   1篇
无线电   8篇
自动化技术   4篇
  2012年   1篇
  2006年   2篇
  2005年   2篇
  2003年   1篇
  2002年   6篇
  2001年   1篇
排序方式: 共有13条查询结果,搜索用时 31 毫秒
1.
在N-数字小数分频器中的作用   总被引:1,自引:0,他引:1       下载免费PDF全文
张嗣忠 《电子器件》2002,25(1):105-109
分析了∑-△对S/N的改善作用,将∑-△在A/D中的应用引入到N-数字小数分频器中,简述了∑-△对N-小数分频器输出相位抖动的改善,提出用单级∑-△累加器级代多级累加器级联复用概念。  相似文献   
2.
异步FIFO结构及FPGA设计   总被引:14,自引:0,他引:14  
首先介绍异步FIFO的概念、应用及其结构,然后分析实现异步FIFO的难点问题及其解决办法;在传统设计的基础上提出一种新颖的电路结构并对其进行综合仿真和FPGA实现。  相似文献   
3.
用CCD器件构建快进、慢出模拟信号取样系统,取代传统的A/D变换器在数字存储示波器中的应用。详细描述二相CCD存储单元系统的工作原理、电荷转移过程、控制信号产生。分析了应用该系统对数字存储示波器转换速率和分辨率的改善作用和应用前景。  相似文献   
4.
用CCD 实现快进、慢出高速模拟信号采样¹   总被引:1,自引:0,他引:1       下载免费PDF全文
张嗣忠 《电子器件》2002,25(2):193-197
本文用CCD-电荷耦合器件构建快进、慢出模拟信号采样系统,详细描述二相CCD存储单元单向电荷转换过程,系统的工作原理,控制信号之间的相互关系,该系统能完成对输入模拟信号连续不间断的采样,完整记录输入模拟信号的变化。  相似文献   
5.
介绍了嵌入式铁路网络智能移动终端系统的设计原理、关键技术、应用范围及其与铁路信息共享平台的连接。  相似文献   
6.
同步电路设计中CLOCK SKEW 的分析   总被引:2,自引:0,他引:2       下载免费PDF全文
康军  黄克勤  张嗣忠 《电子器件》2002,25(4):431-434
Clock skew是数字集成电路设计中一个重要的因素。本文比较了在同步电路设计中0clock skew和非0clock skew时钟分布对电路性能的影响,分析了通过调整时钟树中CLOCK SKEW来改善电路性能的方法,从而说明非0clock skew时钟分布是如何提高同步电路运行的最大时钟频率的。  相似文献   
7.
用频率响应最小均方误差的方法设计了一种用于数字电视QAM解调的插值滤波器,并提出了通过I/Q复用和部分模块的共用来实现插值滤波器的简化结构,节省了硬件资源。用Matlab对滤波器的性能进行了仿真,结果表明其对镜像信号的抑制达到-39dB,与其他类型的插值滤波器相比较,其对镜像信号的抑制性能更好。  相似文献   
8.
简要介绍了多尺度理论和多参数相关分析方法的基本概念,阐述了多尺度理论及多参数相关分析方法在发酵过程优化与放大生产中的应用,提出了应用计算机软、硬件技术实现发酵过程在线优化控制系统的方法与措施。  相似文献   
9.
用电路实现pascal三角形运算   总被引:1,自引:0,他引:1  
前言 Pascal三角形,即(a-b)n展开项系数,是一个经典的数学问题,然而它在通信、频率补偿、版图布局布线优化等很多方面都有广泛的应用。在一个小数分频项目中,需要构建一个四级的pascal三角形来进行相位补偿,如图1所示,第二个累加器的溢出必须通过第一个微分控制分频比,第三个累加器的溢出必须通过第二个微分控制分频比,依此类推。第二个累加器使分频比变为N+1、N-1,第三个累加器将分频比变为N+1、N-2、N+1,第四个累加器的分频比序列为N+1、N-3、N+3、N-1,正如图2所示该序列构成一个pascal三角形,每行的总和为零。依照这个规律可以设计实现pascal  相似文献   
10.
Σ-Δ调制技术在频率合成中的应用   总被引:3,自引:0,他引:3  
本文介绍了采用Σ-Δ调制技术的小数分频PLL频率合成器.为了提高分频信号的质量和减少小数分频器的小数杂散,我们采用了高阶Σ-Δ调制技术原理.本文还提出了采用这种原理的具体电路实现方式.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号