首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   2篇
  免费   0篇
无线电   1篇
自动化技术   1篇
  2023年   1篇
  2019年   1篇
排序方式: 共有2条查询结果,搜索用时 0 毫秒
1
1.
由于高带宽存储器(High Bandwidth Memory,HBM)的高带宽特性,在2.5D封装中介层(Interposer)的版图设计过程中存在大量HBM接口的连线需要手动完成。介绍了如何使用SKILL语言在Allegro封装设计工具(Allegro Package Design,APD)中实现HBM接口的自动布线,将原来的手动布线时间从2周缩短到10 min,大大压缩设计周期。  相似文献   
2.
Chiplet(芯粒)异构集成微系统是后摩尔时代背景下一项具有重要意义的技术趋势.随着芯粒技术的不断发展,芯粒数量越来越多,三维立体化的集成度越来越高,芯粒方案的面积也越来越大.而目前Chiplets设计流程中各环节的电子设计自动化(EDA)工具发挥的支撑作用还比较有限.通过剖析现有Chiplets设计流程在系统规划、单芯片设计、基板设计、微系统集成分析和验证等环节存在的缺陷和不足,以及国产EDA技术在interposer工艺设计套件(PDK)开发、芯粒设计布局规划、高效自动布线、多芯片集成分析和物理验证等板块的应用现状,指出了当前Chiplet设计面临着物理验证不规范、布线效率低下和缺乏涵盖多物理场耦合的集成分析等痛点.面对3DIC未来发展对EDA工具提出的更多挑战,提出了市场上迫切需要的芯片-封装协同设计解决方案.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号