排序方式: 共有24条查询结果,搜索用时 0 毫秒
1.
CPU桥ASIC设计中CPU模拟器的设计 总被引:1,自引:1,他引:0
功能模拟是设计高性能微处理器接口ASIC芯片的重要环节,目的是消除ASIC的功能性设计错误。为了更好地对ASIC芯片进行模拟,需要灵活、方便、能够体现微处理器行为的CPU模型,文章将介绍了对一个CPU行为模拟器的开发。 相似文献
2.
本文介绍了一个基于硬件虚拟接口结构的系统域网络(HVIA-Net)接口的逻辑实现,提出了基于硬缓冲的PCI接口实现技术和超长突发技术,并给出了模拟性能。 相似文献
3.
4.
译码器是寄存器文件中的关键部件.为了实现高性能的寄存器文件,结合寄存器文件的设计,实现了一款带复位的高性能译码器,并分析了这款译码器的性能和功能.设计中,使用了偏斜逻辑的设计方法,有效地提高了译码器的速度.同时,采用特殊的复位电路,可以精确地控制字线维持时间,降低功耗.在0.13μm工艺下对译码器进行模拟分析并与传统的译码器进行比较,结果表明,相对于传统静态译码器,该译码器的速度增加了43.24%,延时为210ps,相对于传统动态译码器,平均功耗降低了37.56%. 相似文献
5.
6.
本文提出了一种硬件虚拟接口结构(HVIA),介绍了一个基于HVIA的系统域网络(HVIA-Net),并比较了HVIA与VIA的性能。 相似文献
7.
8.
CUDA技术方便程序员在GPU上进行通用计算,但并没有提供随机数产生的应用接口。为此,本文提出并实现在CUDA开发平台上并行产生均匀随机数算法,测试证明算法可行。在此基础上优化基本遗传算法,并在GPU上并行实现其所有操作,提高其运行速度和准确度;分析了种群大小和遗传代数对此算法加速比及准确度的影响,并与MAT-LAB工具箱进行比较。实验表明,相比MATLAB遗传算法工具箱,基于CUDA平台实现的遗传算法性能更高,准确度更好。 相似文献
9.
10.
虚拟哈希页表(VHPT)是高性能微处理器系统实现虚拟地址到物理地址的转换映像,是存储管理的关键技术之一。本文在讨论IA64微处理器地址空间的基础上分析了单地址空间(SAS)和多地址空间(脑)模型的应用需求,研究了长格式、短格式两种页表映射机制,实现了基于这两种格式的64位虚地址空间的哈希地址算法,增强了虚地址转换的
性能。模拟结果表明,该设计与IA64架构兼容。 相似文献
性能。模拟结果表明,该设计与IA64架构兼容。 相似文献