首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   4篇
  免费   0篇
无线电   1篇
自动化技术   3篇
  2011年   1篇
  2010年   3篇
排序方式: 共有4条查询结果,搜索用时 140 毫秒
1
1.
实对称阵特征值分解在阵列信号处理中有十分重要的作用,例如波达方向估计技术中的MUSIC算法的主要计算量就是在对接收矢量的协方差矩阵进行特征值分解,因此采用并行化算法有重要意义。分析MUSIC算法的硬件实现特点后,提出了一种实对称矩阵特征值分解的并行化算法。采用该算法硬件实现时,并不增加计算复杂度,且计算机仿真结果表明在相同精度要求下,该算法的效率比常用算法明显提高。  相似文献   
2.
验证是集成电路设计过程中极其重要的环节,占用了整个设计流程60%以上的时间。大规模集成电路的设计复杂度使分层次的设计成为必然,为各个抽象层次模型分别开发验证平台会浪费大量的时间。基于混合仿真的支持多抽象层次设计的验证平台可以有效缩短设计的验证时间。验证平台功能完善,可配置性强,用户只需添加激励和简单的配置,即可实现针对特定设计的验证环境,由此可以极大提高验证的效率和质量,具有广泛的应用空间。  相似文献   
3.
一种新型序列密码的设计与实现   总被引:1,自引:0,他引:1  
基于经典的序列密码发生器,提出了一种可控序列密码发生器,该设计结合了LFSR和FCSR的代数特性,获得更大的混淆。由该方法产生的序列具有均匀性好、相关性小的特点;并用FPGA对加密解密系统加以实现,最终的实现结果表明该方法资源消耗少、加密速度快。该密码系统能够应用于网络安全等领域。  相似文献   
4.
并行化的BCH编解码器设计   总被引:3,自引:0,他引:3  
赵景琰  金鹰翰  赵培  王进祥 《微处理机》2010,31(2):42-44,48
针对Flash存储器的特点,设计了并行化的线性反馈移位寄存器、并行化的钱搜索电路,实现了求解错误位置多项式的BM迭代算法,并利用上述模块构造了一个并行化的、最高纠错能力为8位的BCH编解码器,大大加快了BCH编解码速度.最后对编解码速度和解码错误概率进行了统计分析.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号