排序方式: 共有3条查询结果,搜索用时 0 毫秒
1.
本文设计了一种全数字高效的跳频同步方法,详细介绍了其基于FPGA硬件平台的实现方案.此方案采用了快速出局捕获和计数跟踪的方法,并用Verilog HDL进行电路描述.后仿真验证表明,在信噪比为-12dB的情况下仍能在短时间内达到精确同步.该方案具有抗干扰能力强,捕获时间短,结构简单等优点.在跳频通信中具有广泛的应用前景.
相似文献
2.
通用异步串行接口(UniversalAsynchronousReceiverTransmitter,UART)在通信、控制等领域得到了广泛应用。根据UART接口特点和应用需求,以提高VHDL设计的稳定性和降低功耗为目标,本文讨论了UART接口中时钟域划分、时钟分频、亚稳态、同步FIFO设计等问题和解决方案。
相似文献
3.
通用异步串行接口(Universal Asvnchronous Receiver Transmitter,UART)在通信、控制等领域得到了广泛应用.根据UART接口特点和应用需求,以提高VHDL设计的稳定性和降低功耗为目标,本文讨论了UART接口中时钟域划分、时钟分频、亚稳态、同步FIFO设计等问题和解决方案.
相似文献